
M36W216TI, M36W216BI
2/62
TABLE OF CONTENTS
SUMMARY DESCRIPTION . . . . . . . . . . . . . . . . . . . .... ... .. . . . ... ... ... .. . ... . . .... . ... .. .6
Figure 2. Logic Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .... .. .. 6
Table 1. Signal Names . . . . . . . . . . . . . . . . . . . . . . . . .... .. ... . . . . . . . . . . . ... . . . . . . . . . . ..6
Figure 3. LFBGA Connections (Top view through package). . . . . . . . . . . . . . . . . . . .... . . . ... .. 7
SIGNAL DESCRIPTION . . . . . . . . . . . . . . . .... .. . . . . . . . . .... . . . .... . . . .... . . . .... ... ... . 8
Address Inputs (A0-A16). . . . . ... .. .... . . . ... .. . ... . . . . ... . . . . . . ... ... .. . . . . . ... ... 8
Address Inputs (A17-A19). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Data Inputs/Outputs (DQ0-DQ15). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ... .. . ... 8
Flash Chip Enable (EF). . . . . . .... .. . . ... .. . . ... ... .. . ... . . ... . . . . . . ... . . . . . . . . . . ..8
Flash Output Enable (GF). . . . . . .... .. . . .. .. .. ... .. .. ... .. . . . . . . . . . .... .. .. .. . . . ... 8
Flash Write Enable (WF). . . . . . . . . . .... ... ... .. . ... . . . . ... . . . . . . . . . . . . . . . . . . . . . . ... 8
Flash Write Protect (WPF). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Flash Reset (RPF). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .... ... . . 8
SRAM Chip Enable (E1S, E2S). . . . . . . . . . . . . . . . . . . . . . . . .... ... .... ... .... ... .... . . . . 8
SRAM Write Enable (WS). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .... . 8
SRAM Output Enable (GS).. . . . . . . . . . . . . . . . . . . . . . . . . . . . .... .. ... . . . . ... . . . . . . ... ... 8
SRAM Upper Byte Enable (UBS). . . . . . . . . . . . . . . . . . .... .. ... . . . . ... . . . . . . . . . . . . . . . ... 8
SRAM Lower Byte Enable (LBS). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
VDDF and VDDS Supply Voltages.. . . . . . . . . . . . . . . . .... . . . ... .. . ... . . . . ... . . . . ... .. ... 8
VDDQF and VDDS Supply Voltage (2.7V to 3.3V). . . . . . . . . . . . . . . . . . . . . . .... .... ... . ... .. . 8
VPPF Program Supply Voltage. . . . . . .... ... .... ... . . . . . . . . ... ... .. . . . . . . . . . . . . . . . . . . 8
VSSF and VSSS Ground.. . . . . . .... .. ... . . ... .. . . . . . . . . ... . . . . . .... ... .. . . . . . . . . . ... 9
FUNCTIONAL DESCRIPTION .... . . . . .... .. .. .. .. . . . .... .. .. .. . .... .. .. .... .. .. .. . . . . 9
Figure 4. Functional Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .... ... .. 9
Table 2. Main Operation Modes . . . . . . . . . . . . . . . . . .... .. ... . . . . . . ... ... .. . . . . ... . . . . 10
MAXIMUM RATING. . . . . . . . .... . . . ... .. .. .... . . . ... . . . . . . ... .. .. ... ... . ... .. . . . .... 11
Table 3. Absolute Maximum Ratings. . . . . . . . . . .... .. . . ... . . . .... . ... ... . ... ... . . . . . . 11
DC AND AC PARAMETERS. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
Table 4. Operating and AC Measurement Conditions.... .. . . . . . . . . ... . . .. .. ... .. .. . . . ..12
Figure 5. AC Measurement I/O Waveform . . . . . . .... . ... ... . . . . . . .. .. . . . . . ... .. .. ... .12
Figure 6. AC Measurement Load Circuit . . . . . . . . . . . . ... .. . . . ... .. ... . . . . . . . . . ... .. . . . 12
Table 5. Device Capacitance. . . . . . . . ... .. . . . ... .. . . .. .. .... . . ... . . . ... ... ... .. . . . . 12
Table 6. DC Characteristics. . . . . . . . . .... .. ... . . . . .. .... .. . . .. . . . . . ... . . . . . . . . ... .. 13
PACKAGE MECHANICAL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .... .. 15
Figure 7. Stacked LFBGA66-12x8mm, 8x8 ball array, 0.8mm pitch, Bottom View Package Outline15
Table 7. Stacked LFBGA66 - 12x8mm, 8x8 ball array, 0.8 mm pitch, Package Mechanical Data . 15
Figure 8. Stacked LFBGA66 Daisy Chain - Package Connections (Top view through package) . . 16
Figure 9. Stacked LFBGA66 Daisy Chain - PCB Connections proposal (Top view through package). 17