參數(shù)資料
型號(hào): LFXP2-17E-7F484C
廠商: LATTICE SEMICONDUCTOR CORP
元件分類: FPGA
中文描述: FPGA, 420 MHz, PBGA484
封裝: 23 X 23 MM, FPBGA-484
文件頁(yè)數(shù): 70/92頁(yè)
文件大小: 1701K
代理商: LFXP2-17E-7F484C
3-28
DC and Switching Characteristics
Lattice Semiconductor
LatticeXP2 Family Data Sheet
LatticeXP2 sysCONFIG Port Timing Specifications
Over Recommended Operating Conditions
Parameter
Description
Min
Max
Units
sysCONFIG POR, Initialization and Wake Up
tICFG
Minimum Vcc to INITN High
50
ms
tVMC
Time from tICFG to valid Master CCLK
2
s
tPRGMRJ
PROGRAMN Pin Pulse Rejection
12
ns
tPRGM
PROGRAMN Low Time to Start Con guration
50
ns
tDINIT
PROGRAMN High to INITN High Delay
1
ms
tDPPINIT
Delay Time from PROGRAMN Low to INITN Low
50
ns
tDPPDONE
Delay Time from PROGRAMN Low to DONE Low
50
ns
tIODISS
User I/O Disable from PROGRAMN Low
35
ns
tIOENSS
User I/O Enabled Time from CCLK Edge During Wake-up Sequence
25
ns
tMWC
Additional Wake Master Clock Signals after DONE Pin High
0
Cycles
sysCONFIG SPI Port (Master)
tCFGX
INITN High to CCLK Low
1
s
tCSSPI
INITN High to CSSPIN Low
2
s
tCSCCLK
CCLK Low before CSSPIN Low
0
ns
tSOCDO
CCLK Low to Output Valid
15
ns
tCSPID
CSSPIN[0:1] Low to First CCLK Edge Setup Time
2cyc
600+6cyc
ns
fMAXSPI
Max CCLK Frequency
20
MHz
tSUSPI
SOSPI Data Setup Time Before CCLK
7
ns
tHSPI
SOSPI Data Hold Time After CCLK
10
ns
sysCONFIG SPI Port (Slave)
fMAXSPIS
Slave CCLK Frequency
25
MHz
tRF
Rise and Fall Time
50
mV/ns
tSTCO
Falling Edge of CCLK to SOSPI Active
20
ns
tSTOZ
Falling Edge of CCLK to SOSPI Disable
20
ns
tSTSU
Data Setup Time (SISPI)
8
ns
tSTH
Data Hold Time (SISPI)
10
ns
tSTCKH
CCLK Clock Pulse Width, High
0.02
200
s
tSTCKL
CCLK Clock Pulse Width, Low
0.02
200
s
tSTVO
Falling Edge of CCLK to Valid SOSPI Output
20
ns
tSCS
CSSPISN High Time
25
ns
tSCSS
CSSPISN Setup Time
25
ns
tSCSH
CSSPISN Hold Time
25
ns
相關(guān)PDF資料
PDF描述
LFXP20E-3FN484C
LFXP20E-5FN484C
LFXP15C-4FN256C
LFZ3508VXX GENERAL PURPOSE INDUCTOR
LFZ2805HXX GENERAL PURPOSE INDUCTOR
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LFXP2-17E-7F484C8W 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 17KLUTs 358I/O Inst- on DSP 1.2V -7Spd RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFXP2-17E-7FN484C 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 17KLUTs 358 I/O Inst -on DSP 1.2V -6 Spd RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFXP2-17E-7FN484C8W 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 17KLUTs 358I/O Inst -on DSP 1.2V -7 Spd RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFXP2-17E-7FT256C 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 17KLUTs 201 I/O Inst -on DSP 1.2V -7 Spd RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFXP2-17E-7FT256C8W 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 17KLUTs 201 I/O Inst -on DSP 1.2V -7 Spd RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256