參數(shù)資料
型號: DS33R41+
廠商: Maxim Integrated Products
文件頁數(shù): 190/335頁
文件大?。?/td> 0K
描述: IC TXRX ETHERNET MAP 400-BGA
產(chǎn)品培訓(xùn)模塊: Lead (SnPb) Finish for COTS
Obsolescence Mitigation Program
標準包裝: 1
類型: 收發(fā)器
驅(qū)動器/接收器數(shù): 4/4
規(guī)程: T1/E1/J1
電源電壓: 3.14 V ~ 3.47 V
安裝類型: 表面貼裝
封裝/外殼: 400-BBGA
供應(yīng)商設(shè)備封裝: 400-PBGA(27x27)
包裝: 托盤
產(chǎn)品目錄頁面: 1429 (CN2011-ZH PDF)
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁當前第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁
DS33R41 Inverse-Multiplexing Ethernet Mapper with Quad Integrated T1/E1/J1 Transceivers
27 of 335
NAME
PIN
TYPE
FUNCTION
ETHERNET MAPPER TRANSMIT SERIAL INTERFACE
TSERO
K15
O
Transmit Serial Data Output.
Output on the rising edge of TCLKE.
Formatted to be IBO compatible.
TCLKE
K14
I
Serial Interface Transmit Clock Input.
The 8.192MHz clock reference
for TSERO, which is output on the rising edge of the clock.
TBSYNC
K16
IO
Transmit Data Enable Port n (Input).
An 8kHz synchronization pulse,
used to denote the first Channel 1 of the 8.192Mbps byte-interleaved IBO
data stream. Note
that this input is also used to generate the transmit
byte synchronization if X.86 mode is enabled.
T1/E1/J1 RECEIVE FRAMER INTERFACE
RSERO1
RSERO2
RSERO3
RSERO4
K4
K9
B5
T7
O
Receive Serial Data Output for T1/E1/J1 Transceivers 1–4.
Received
NRZ serial data. Updated on the rising edges of RSYSCLK when the
receive-side elastic store is enabled. In most DS33R41 applications, all 4
RSERO outputs should be tied together and connected to RSERI.
RSYSCLK1
RSYSCLK2
RSYSCLK3
RSYSCLK4
K1
K10
C6
Y6
I
Receive System Clock for T1/E1/J1 Transceivers 1–4.
8.192MHz
system clock. Used when the receive-side elastic-store function is
enabled. In most DS33R41 applications, all 4 RSYSCLK inputs should be
tied together and connected to RCLKI. See the Interleaved PCM Bus
Operation
section for details on 8.192MHz operation using the IBO.
RCLK1
RCLK2
RCLK3
RCLK4
W5
C8
H1
N7
O
Receive Clock Output from the Framer on Transceiver 1.
Buffered
recovered clock from Transceiver 1. Previously named RCLKO1-4. Not
used for most DS33R41 applications.
RCHBLK1
RCHBLK2
RCHBLK3
RCHBLK4
P3
B14
A4
M8
O
Receive Channel Block for Transceivers 1–4.
A user-programmable
output that can be forced high or low during any of the 24 T1 or 32 E1
channels. Synchronous with RSYSCLK when the receive-side elastic
store is enabled. Also useful for locating individual channels in drop-and-
insert applications, for external per-channel loopback, and for per-channel
conditioning. See the Channel Blocking Registers section.
RCHCLK1
RCHCLK2
RCHCLK3
RCHCLK4
P2
D14
B4
V7
O
Receive Channel Clock for Transceivers 1–4.
A 192kHz (T1) or
256kHz (E1) clock that pulses high during the LSB of each channel can
also be programmed to output a gated receive-bit clock for fractional
T1/E1 applications. Synchronous with RSYSCLK when the receive-side
elastic store is enabled. Useful for parallel-to-serial conversion of channel
data.
RSYNC1
RSYNC2
RSYNC3
RSYNC4
Y2
A15
B3
M9
I/O
Receive Sync for Transceivers 1–4.
An extracted pulse, one RSYSCLK
wide, is output at this pin, which identifies either frame (TR.IOCR1.5 = 0)
or multiframe (TR.IOCR1.5 = 1) boundaries. If set to output-frame
boundaries then via TR.IOCR1.6, RSYNC can also be set to output
double-wide pulses on signaling frames in T1 mode. If the receive-side
elastic store is enabled, then this pin can be enabled to be an input via
TR.IOCR1.4 at which a frame or multiframe boundary pulse is applied.
RFSYNC1
RFSYNC2
RFSYNC3
RFSYNC4
R1
E14
C4
M10
O
Receive Frame Sync (Pre Receive Elastic Store) for Transceivers
1–4.
An extracted 8kHz pulse, one RSYSCLK wide, is output at this pin,
which identifies frame boundaries.
RMSYNC1
RMSYNC2
RMSYNC3
RMSYNC4
Y1
F13
A3
V9
O
Receive Multiframe Sync for Transceivers 1–4.
An extracted pulse,
one RSYSCLK wide, is output at this pin, which identifies multiframe
boundaries.
RSIG1
RSIG2
RSIG3
RSIG4
M3
H11
D5
U8
O
Receive Signaling Output for Transceivers 1–4.
Outputs signaling bits
in a PCM format. Updated on the rising edges of RSYSCLK when the
receive-side elastic store is enabled.
相關(guān)PDF資料
PDF描述
DS33W11DK+ IC MAPPING ETHERNET 256-CSBGA
DS33Z11+UNUSED IC ETHERNET MAPPER 169-CSBGA
DS33Z44+ IC MAPPER ETHERNET 256CSBGA
DS33ZH11+ IC MAPPER ETHERNET 100CSBGA
DS34C87TN/NOPB IC LINE DRIVER QUAD CMOS 16-DIP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS33R41+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Inv-Mult Enet Mapper w/Quad T1/E1/J1 Trx RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS33W11+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Ethernet Over PDH Mapping Devices RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS33W11DK+ 功能描述:以太網(wǎng)開發(fā)工具 1/1 E-Net - PDH Design Kit RoHS:否 制造商:Micrel 產(chǎn)品:Evaluation Boards 類型:Ethernet Transceivers 工具用于評估:KSZ8873RLL 接口類型:RMII 工作電源電壓:
DS33W41+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Ethernet Over PDH Mapping Devices RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS33X11+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Ethernet Over PDH Mapping Devices RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray