CONDITIONS" />
參數(shù)資料
型號(hào): AD9547/PCBZ
廠商: Analog Devices Inc
文件頁(yè)數(shù): 10/104頁(yè)
文件大?。?/td> 0K
描述: BOARD EVALUATION FOR AD9547
設(shè)計(jì)資源: AD9547 Schematic
AD9574 BOM
標(biāo)準(zhǔn)包裝: 1
主要目的: 計(jì)時(shí),時(shí)鐘發(fā)生器
嵌入式:
已用 IC / 零件: AD9547
主要屬性: 2 個(gè)差分式或 4 個(gè)單端輸入
次要屬性: CMOS,LVPECL 和 LVDS 兼容
已供物品:
Data Sheet
AD9547
Rev. E | Page 13 of 104
JITTER GENERATION
Table 19.
Parameter
Min
Typ
Max
Unit
Test Conditions/Comments
CONDITIONS: fREF = 8 kHz1, fDDS = 155.52 MHz2,
fLOOP = 100 Hz3
fSYSCLK = 50 MHz4 crystal; fS = 1 GHz5;
Q-divider = 1; defaultSYSCLK PLL charge
pump current; results valid for LVPECL,
LVDS, and CMOS output logic types
Bandwidth: 100 Hz to 77 MHz
0.71
ps rms
Random jitter
Bandwidth: 5 kHz to 20 MHz
0.34
ps rms
Random jitter
Bandwidth: 20 kHz to 80 MHz
0.43
ps rms
Random jitter
Bandwidth: 50 kHz to 80 MHz
0.43
ps rms
Random jitter
Bandwidth: 4 MHz to 80 MHz
0.31
ps rms
Random jitter
CONDITIONS: fREF = 19.44 MHz1, fDDS = 155.52 MHz2,
fLOOP = 1 kHz3
fSYSCLK = 50 MHz4 crystal; fS = 1 GHz5;
Q-divider = 1; defaultSYSCLK PLL charge
pump current; results valid for LVPECL,
LVDS, and CMOS output logic types
Bandwidth: 100 Hz to 77 MHz
1.05
ps rms
Random jitter
Bandwidth: 5 kHz to 20 MHz
0.34
ps rms
Random jitter
Bandwidth: 20 kHz to 80 MHz
0.43
ps rms
Random jitter
Bandwidth: 50 kHz to 80 MHz
0.43
ps rms
Random jitter
Bandwidth: 4 MHz to 80 MHz
0.32
ps rms
Random jitter
CONDITIONS: fREF = 19.44 MHz1, fDDS = 311.04 MHz2,
fLOOP = 1 kHz3
fSYSCLK = 50 MHz4 crystal; fS = 1 GHz5;
Q-divider = 1; defaultSYSCLK PLL charge
pump current; results valid for LVPECL,
LVDS, and CMOS output logic types
Bandwidth: 100 Hz to 100 MHz
0.67
ps rms
Random jitter
Bandwidth: 5 kHz to 20 MHz
0.31
ps rms
Random jitter
Bandwidth: 20 kHz to 80 MHz
0.33
ps rms
Random jitter
Bandwidth: 50 kHz to 80 MHz
0.33
ps rms
Random jitter
Bandwidth: 4 MHz to 80 MHz
0.16
ps rms
Random jitter
1
fREF is the frequency of the active reference.
2
fDDS is the output frequency of the DDS.
3
fLOOP is the DPLL digital loop filter bandwidth.
4
fSYSCLK is the frequencyat the SYSCLKP and SYSCLKN pins.
5
fS is the sample rate of the output DAC.
相關(guān)PDF資料
PDF描述
UPA1E331MPD1TD CAP ALUM 330UF 25V 20% RADIAL
LB2518T331M INDUCTOR WOUND 330UH 30MA 1007
VI-J0T-EZ-S CONVERTER MOD DC/DC 6.5V 25W
AD9540/PCBZ BOARD EVAL CLK GEN SYNTH 48LFCSP
HCM15DSEH-S243 CONN EDGECARD 30POS .156 EYELET
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD9548 制造商:AD 制造商全稱:Analog Devices 功能描述:Quad/Octal Input Network Clock Generator/Synchronizer
AD9548/PCBZ 功能描述:BOARD EVAL FOR AD9548 RoHS:是 類別:編程器,開發(fā)系統(tǒng) >> 評(píng)估演示板和套件 系列:- 標(biāo)準(zhǔn)包裝:1 系列:PSoC® 主要目的:電源管理,熱管理 嵌入式:- 已用 IC / 零件:- 主要屬性:- 次要屬性:- 已供物品:板,CD,電源
AD9548/PCBZ 制造商:Analog Devices 功能描述:Clock Generator Evaluation Board
AD9548BCPZ 功能描述:IC CLOCK GEN/SYNCHRONIZR 88LFCSP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:- 標(biāo)準(zhǔn)包裝:1 系列:- 類型:時(shí)鐘/頻率發(fā)生器,多路復(fù)用器 PLL:是 主要目的:存儲(chǔ)器,RDRAM 輸入:晶體 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:1:2 差分 - 輸入:輸出:無(wú)/是 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:Digi-Reel® 其它名稱:296-6719-6
AD9548BCPZ-REEL7 功能描述:IC CLOCK GEN/SYNCHRONIZR 88LFCSP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無(wú)/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件