參數(shù)資料
型號: 7C1351-50
廠商: Cypress Semiconductor Corp.
英文描述: 128Kx36 Flow-Through SRAM with NoBL TM Architecture
中文描述: 128K × 36至流通過與總線延遲TM架構(gòu)的SRAM
文件頁數(shù): 2/13頁
文件大?。?/td> 195K
代理商: 7C1351-50
CY7C1351
2
Pin Configuration
A
5
A
4
A
3
A
2
A
1
A
0
D
D
V
S
V
D
D
A
1
A
1
A
1
A
1
A
1
A
1
DP
1
DQ
15
DQ
14
V
DDQ
V
SS
DQ
13
DQ
12
DQ
11
DQ
10
V
SS
V
DDQ
DQ
9
DQ
8
V
SS
V
SS
V
DD
V
SS
DQ
7
DQ
6
V
DDQ
V
SS
DQ
5
DQ
4
DQ
3
DQ
2
V
SS
V
DDQ
DQ
1
DQ
0
DP
0
DP
2
DQ
16
DQ
17
V
DDQ
V
SS
DQ
18
DQ
19
DQ
20
DQ
21
V
SS
V
DDQ
DQ
22
DQ
23
V
SS
V
DD
V
DD
V
SS
DQ
24
DQ
25
V
DDQ
V
SS
DQ
26
DQ
27
DQ
28
DQ
29
V
SS
V
DDQ
DQ
30
DQ
31
DP
3
A
A
C
1
C
2
B
3
B
2
B
1
B
0
C
3
V
D
V
S
C
W
C
O
A
8
A
9
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
3
3
3
3
3
3
3
3
3
4
4
4
4
4
4
4
4
4
4
5
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
1
9
9
9
9
9
9
9
9
9
9
8
8
8
8
8
8
8
8
8
A
1
A
M
D
N
N
100
-
Pin TQFP
CY7C1351
相關(guān)PDF資料
PDF描述
7C1351-66 128Kx36 Flow-Through SRAM with NoBL TM Architecture
7C1359A-100 256K x 18 Synchronous-Pipelined Cache Tag RAM
7C1359A-133 256K x 18 Synchronous-Pipelined Cache Tag RAM
7C1359A-150 256K x 18 Synchronous-Pipelined Cache Tag RAM
7C1359A-166 256K x 18 Synchronous-Pipelined Cache Tag RAM
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
7C1351-66 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:128Kx36 Flow-Through SRAM with NoBL TM Architecture
7C1351G-117AZC 制造商:Cypress Semiconductor 功能描述:
7C1351G-133AZC 制造商:Cypress Semiconductor 功能描述:
7C1351GC 制造商:Cypress Semiconductor 功能描述:
7C1351XC 制造商:Cypress Semiconductor 功能描述: