參數(shù)資料
型號(hào): XQ2V6000
廠商: Xilinx, Inc.
英文描述: QPro Virtex-II 1.5V Military QML Platform FPGAs
中文描述: QPro的Virtex - II 1.5V的軍事QML第平臺(tái)FPGA
文件頁(yè)數(shù): 52/128頁(yè)
文件大小: 2738K
代理商: XQ2V6000
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)當(dāng)前第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)
QPro Virtex-II 1.5V Military QML Platform FPGAs
52
www.xilinx.com
1-800-255-7778
DS122 (v1.1) January 7, 2004
Product Specification
R
IOB
Input Switching Characteristics
Input delays associated with the pad are specified for
LVTTL levels. For other standards, adjust the delays with
the values shown in
IOB Input Switching Characteristics
Standard Adjustments
, page 53
.
Table 42:
IOB Input Switching Characteristics
Description
Symbol
Device
Min
Max
Units
Propagation Delays
Pad to I output, no delay
T
IOPI
All
-
0.88
ns
Pad to I output, with delay
T
IOPID
XQ2V1000
-
2.43
ns
XQ2V3000
-
2.49
ns
XQ2V6000
-
2.66
ns
Propagation Delays
Pad to output IQ via transparent latch, no delay
T
IOPLI
All
-
1.05
ns
Pad to output IQ via transparent latch, with delay
T
IOPLID
XQ2V1000
-
4.09
ns
XQ2V3000
-
4.20
ns
XQ2V6000
-
4.55
ns
Clock CLK to output IQ
T
IOCKIQ
All
-
0.77
ns
Setup and Hold Times with Respect to Clock at IOB Input Register
Pad, no delay
T
IOPICK
/T
IOICKP
All
1.06/–0.45
-
ns
Pad, with delay
T
IOPICKD
/T
IOICK
PD
XQ2V1000
4.10/–2.58
-
ns
XQ2V3000
4.22/–2.66
-
ns
XQ2V6000
4.56/–2.90
-
ns
ICE input
T
IOICECK
/T
IOCKI
CE
All
0.24/ 0.04
-
ns
SR input (IFF, synchronous)
T
IOSRCKI
All
0.34
-
ns
Set/Reset Delays
SR input to IQ (asynchronous)
T
IOSRIQ
All
1.40
ns
GSR to output IQ
T
GSRQ
All
6.88
ns
Notes:
1.
Input timing for LVTTL is measured at 1.4 V. For other I/O standards, see
Table 46
.
ds122_1_1.fm Page 52 Wednesday, January 7, 2004 9:15 PM
相關(guān)PDF資料
PDF描述
XQ2V6000-4BG575M QPro Virtex-II 1.5V Military QML Platform FPGAs
XQ2V6000-4BG575N QPro Virtex-II 1.5V Military QML Platform FPGAs
XQ2V6000-4BG728M QPro Virtex-II 1.5V Military QML Platform FPGAs
XQ2V6000-4BG728N QPro Virtex-II 1.5V Military QML Platform FPGAs
XQ2V6000-4CF1144M QPro Virtex-II 1.5V Military QML Platform FPGAs
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XQ2V6000-4BG575M 制造商:XILINX 制造商全稱:XILINX 功能描述:QPro Virtex-II 1.5V Military QML Platform FPGAs
XQ2V6000-4BG575N 制造商:XILINX 制造商全稱:XILINX 功能描述:QPro Virtex-II 1.5V Military QML Platform FPGAs
XQ2V6000-4BG728M 制造商:XILINX 制造商全稱:XILINX 功能描述:QPro Virtex-II 1.5V Military QML Platform FPGAs
XQ2V6000-4BG728N 制造商:XILINX 制造商全稱:XILINX 功能描述:QPro Virtex-II 1.5V Military QML Platform FPGAs
XQ2V6000-4CF1144M 制造商:XILINX 制造商全稱:XILINX 功能描述:QPro Virtex-II 1.5V Military QML Platform FPGAs