參數(shù)資料
型號(hào): XCV50E-7PQ240I
廠商: Xilinx Inc
文件頁(yè)數(shù): 64/233頁(yè)
文件大小: 0K
描述: IC FPGA 1.8V I-TEMP 240-PQFP
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 24
系列: Virtex®-E
LAB/CLB數(shù): 384
邏輯元件/單元數(shù): 1728
RAM 位總計(jì): 65536
輸入/輸出數(shù): 158
門(mén)數(shù): 71693
電源電壓: 1.71 V ~ 1.89 V
安裝類(lèi)型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 240-BFQFP
供應(yīng)商設(shè)備封裝: 240-PQFP(32x32)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)當(dāng)前第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)
Virtex-E 1.8 V Field Programmable Gate Arrays
R
Module 4 of 4
DS022-4 (v3.0) March 21, 2014
70
Production Product Specification
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
52
2
G24
H22
-
53
2
J21
G25
2
-
54
2
G26
J22
1
VREF
55
2
H24
J23
-
56
2
J24
K20
VREF
57
2
K22
K21
D2
58
2
H25
K23
-
59
2
L20
J26
2
-
60
2
K25
L22
1
-
61
2
L21
L23
1
-
62
2
M20
L24
1
-
63
2
M23
M22
D3
64
2
L26
M21
-
65
2
N19
M24
2
-
66
2
M26
N20
1
VREF
67
2
N24
N21
-
68
2
N23
N22
-
69
3
P21
P23
-
70
3
P22
R25
1
VREF
71
3
P19
P20
2
-
72
3
R21
R22
-
73
3
R24
R23
VREF
74
3
T24
R20
1
-
75
3
T22
U24
1
-
76
3
T23
U25
1
-
77
3
T21
U20
2
-
78
3
U22
V26
-
79
3
T20
U23
D5
80
3
V24
U21
VREF
81
3
V23
W24
-
82
3
V22
W26
1
VREF
83
3
Y25
V21
2
-
84
3
V20
AA26
-
85
3
Y24
W23
VREF
Table 21: FG676 Differential Pin Pair Summary
XCV400E, XCV600E
Pair
Ban
k
P
Pin
N
Pin
AO
Other
Functions
86
3
AA24
Y23
1
-
87
3
AB26
W21
2
-
88
3
Y22
W22
1
VREF
89
3
AA23
AB24
2
-
90
3
W20
AC24
-
91
3
AB23
Y21
INIT
92
4
AC22
AD26
-
93
4
AD23
AA20
1
-
94
4
Y19
AC21
-
95
4
AD22
AB20
VREF
96
4
AE22
Y18
NA
-
97
4
AF22
AA19
NA
-
98
4
AD21
AB19
VREF
99
4
AC20
AA18
-
100
4
AC19
AD20
1
-
101
4
AF20
AB18
1
VREF
102
4
AD19
Y17
NA
-
103
4
AE19
AD18
NA
VREF
104
4
AF19
AA17
-
105
4
AC17
AB17
1
-
106
4
Y16
AE17
-
107
4
AF17
AA16
-
108
4
AD17
AB16
NA
-
109
4
AC16
AD16
-
110
4
AC15
Y15
VREF
111
4
AD15
AA15
-
112
4
W14
AB15
1
-
113
4
AF15
Y14
1
VREF
114
4
AD14
AB14
NA
-
115
5
AC14
AF13
NA
IO_LVDS_DLL
116
5
AA13
AF12
1
VREF
117
5
AC13
W13
1
-
118
5
AA12
AD12
-
119
5
AC12
AB12
VREF
Table 21: FG676 Differential Pin Pair Summary
XCV400E, XCV600E
Pair
Ban
k
P
Pin
N
Pin
AO
Other
Functions
相關(guān)PDF資料
PDF描述
ASM43DRMN CONN EDGECARD 86POS .156 WW
AGM43DRMN CONN EDGECARD 86POS .156 WW
AYM43DRMH CONN EDGECARD 86POS .156 WW
ASM43DRMH CONN EDGECARD 86POS .156 WW
AGM43DRMH CONN EDGECARD 86POS .156 WW
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV50E-7PQG240C 制造商:Xilinx 功能描述:IC SYSTEM GATE 制造商:Xilinx 功能描述:FPGA VIRTEX-E 20.736K GATES 1728 CELLS 400MHZ 0.18UM 1.8V 24 - Trays
XCV50E-8BG240C 制造商:XILINX 制造商全稱(chēng):XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
XCV50E-8BG240I 制造商:XILINX 制造商全稱(chēng):XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
XCV50E-8CS144C 功能描述:IC FPGA 1.8V C-TEMP 144-CSBGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Virtex®-E 標(biāo)準(zhǔn)包裝:40 系列:Spartan® 6 LX LAB/CLB數(shù):3411 邏輯元件/單元數(shù):43661 RAM 位總計(jì):2138112 輸入/輸出數(shù):358 門(mén)數(shù):- 電源電壓:1.14 V ~ 1.26 V 安裝類(lèi)型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應(yīng)商設(shè)備封裝:676-FBGA(27x27)
XCV50E-8CS144I 制造商:XILINX 制造商全稱(chēng):XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays