
STD130
3-172
Samsung ASIC
SCG7/SCG7D2
2-NAND and (2-AND into 2-NOR) into 2-NAND with 1X/2X Drive
Logic Symbol
Cell Data
Switching Characteristics
SCG7
(Typical process, 25
°
C, 1.8V, t
R
/t
F
= 0.15ns, SL: Standard Load)
Input Load (SL)
Gate Count
SCG7
SCG7
C
0.9
SCG7D2
C
1.1
SCG7D2
A
B
D
0.9
E
A
B
D
1.1
E
0.7
0.7
0.9
0.9
0.9
1.1
3.33
3.67
C
D
E
A
B
Y
Path
Parameter
Delay [ns]
SL = 2
0.094
0.101
0.116
0.149
0.094
0.103
0.112
0.160
0.105
0.106
0.136
0.164
0.105
0.109
0.131
0.176
0.102
0.110
0.151
0.196
<
Delay Equations [ns]
Group1*
0.054 + 0.020*SL
0.054 + 0.023*SL
0.095 + 0.011*SL
0.122 + 0.013*SL
0.053 + 0.020*SL
0.057 + 0.023*SL
0.090 + 0.011*SL
0.133 + 0.013*SL
0.065 + 0.020*SL
0.060 + 0.023*SL
0.115 + 0.011*SL
0.137 + 0.014*SL
0.066 + 0.020*SL
0.064 + 0.022*SL
0.109 + 0.011*SL
0.148 + 0.014*SL
0.063 + 0.020*SL
0.065 + 0.022*SL
0.131 + 0.010*SL
0.169 + 0.014*SL
Group2*
0.051 + 0.021*SL
0.055 + 0.023*SL
0.099 + 0.010*SL
0.127 + 0.012*SL
0.052 + 0.021*SL
0.058 + 0.023*SL
0.094 + 0.010*SL
0.138 + 0.012*SL
0.061 + 0.021*SL
0.059 + 0.023*SL
0.118 + 0.010*SL
0.141 + 0.013*SL
0.061 + 0.021*SL
0.062 + 0.023*SL
0.113 + 0.010*SL
0.154 + 0.013*SL
0.059 + 0.021*SL
0.063 + 0.023*SL
0.133 + 0.010*SL
0.174 + 0.013*SL
Group3*
0.046 + 0.021*SL
0.051 + 0.023*SL
0.100 + 0.010*SL
0.129 + 0.012*SL
0.046 + 0.021*SL
0.053 + 0.023*SL
0.096 + 0.010*SL
0.140 + 0.012*SL
0.058 + 0.021*SL
0.055 + 0.023*SL
0.120 + 0.010*SL
0.146 + 0.012*SL
0.057 + 0.021*SL
0.058 + 0.023*SL
0.115 + 0.010*SL
0.158 + 0.012*SL
0.054 + 0.021*SL
0.058 + 0.023*SL
0.134 + 0.010*SL
0.178 + 0.012*SL
A to Y
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
B to Y
C to Y
D to Y
E to Y
*Group1 : SL < 4, *Group2 : =
Truth Table
A
1
x
x
B
1
x
x
Other States
C
x
1
x
D
x
1
x
E
x
x
1
Y
1
1
1
0