參數(shù)資料
型號(hào): SSTUG32865ET/S
廠商: NXP SEMICONDUCTORS
元件分類: 鎖存器
英文描述: SSTU SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PBGA160
封裝: 9 X 13 MM, 0.70 MM PITCH, LEAD FREE, PLASTIC, SOT-802-2, TFBGA-160
文件頁(yè)數(shù): 24/28頁(yè)
文件大?。?/td> 154K
代理商: SSTUG32865ET/S
SSTUG32865_1
NXP B.V. 2007. All rights reserved.
Product data sheet
Rev. 01 — 16 August 2007
5 of 28
NXP Semiconductors
SSTUG32865
1.8 V DDR2-1G registered buffer with parity
160-ball, 12
× 18 grid; top view.
An empty cell indicates no ball is populated at that grid point.
n.c. denotes a no-connect (ball present but not connected to the die).
MCL denotes a pin that must be connected LOW.
MCH denotes a pin that must be connected HIGH.
Fig 3.
Ball mapping
VREF
SELDR
PARIN
n.c.
QCKE1A
1
234
5
6
D1
D2
n.c.
QCKE1B
A
B
D3
D4
C
D6
D5
VDDL
GND
n.c.
D
D7
D8
VDDL
GND
VDDL
E
D11
D9
VDDL
GND
F
D18
D12
VDDL
GND
G
CSGATEEN
D15
DCS2
GND
H
CK
DCS0
GND
J
CK
DCS1
VDDL
K
D14
GND
L
D0
D10
GND
M
D17
D16
VDDL
N
D19
D21
GND
VDDL
P
D13
D20
GND
VDDL
R
DODT1
DODT0
T
002aac017
QCKE0A
Q21A
Q19A
Q18A
Q17B
Q17A
789
10
11
12
QCKE0B
Q21B
Q19B
Q18B
QODT0B
QODT0A
QODT1B
QODT1A
n.c.
GND
Q20B
Q20A
VDDR
GND
Q16B
Q16A
VDDR
Q1B
Q1A
VDDR
Q2B
Q2A
GND
Q5B
Q5A
VDDR
QCS0B
QCS0A
GND
QCS1B
QCS1A
VDDR
Q6B
Q6A
GND
Q10B
Q10A
VDDR
Q9B
Q9A
VDDR
GND
Q11B
Q11A
GND
Q15B
Q15A
Q14B
Q14A
DCKE0
DCKE1
MCL
PTYERR
MCH
Q3B
U
VREF
MCL
n.c.
MCH
Q3A
V
Q12B
Q7B
Q4B
Q13B
Q0B
Q8B
Q12A
Q7A
Q4A
Q13A
Q0A
Q8A
RESET
DCS3
相關(guān)PDF資料
PDF描述
SSTUG32868ET/G 32868 SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PBGA176
SSTUP32866EC/S 32866 SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PBGA96
SSTV16857EC POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PBGA56
SSTV16859DGG,118 SSTV SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PDSO64
SSTV16859BS,118 SSTV SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PQCC56
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SSTUG32866 制造商:PHILIPS 制造商全稱:NXP Semiconductors 功能描述:1.8 V 25-bit 1 : 1 or 14-bit 1 : 2 configurable registered buffer
SSTUG32866EC/G 制造商:PHILIPS 制造商全稱:NXP Semiconductors 功能描述:1.8 V 25-bit 1 : 1 or 14-bit 1 : 2 configurable registered buffer
SSTUG32866EC/G,518 功能描述:寄存器 1.8V REG RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
SSTUG32866EC/G-T 功能描述:寄存器 1.8V REG BUF/PARITY-DDR2-1G RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
SSTUG32866EC/S 制造商:PHILIPS 制造商全稱:NXP Semiconductors 功能描述:1.8 V 25-bit 1 : 1 or 14-bit 1 : 2 configurable registered buffer