參數(shù)資料
型號(hào): SSTUA32866EC/G,557
廠商: NXP SEMICONDUCTORS
元件分類: 鎖存器
英文描述: 32866 SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PBGA96
封裝: 13.50 X 5.50 MM, 1.05 MM HEIGHT, LEAD FREE, PLASTIC, SOT-536-1, LFBGA-96
文件頁(yè)數(shù): 24/28頁(yè)
文件大?。?/td> 153K
代理商: SSTUA32866EC/G,557
SSTUA32866_2
NXP B.V. 2007. All rights reserved.
Product data sheet
Rev. 02 — 26 March 2007
5 of 28
NXP Semiconductors
SSTUA32866
1.8 V DDR2-667 congurable registered buffer with parity
Fig 5.
Ball mapping, 1 : 2 Register A (C0 = 0, C1 = 1)
Fig 6.
Ball mapping, 1 : 2 Register B (C0 = 1, C1 = 1)
DCKE
PPO
VREF
VDD
QCKEA
QCKEB
123456
D2
DNU
GND
Q2A
Q2B
A
B
D3
DNU
VDD
Q3A
Q3B
C
DODT
QERR
GND
QODTA
QODTB
D
D5
n.c.
VDD
Q5A
Q5B
E
D6
n.c.
GND
Q6A
Q6B
F
PAR_IN
RESET
VDD
C1
C0
G
CK
DCS
GND
QCSA
H
CK
CSR
VDD
n.c.
J
D8
DNU
GND
Q8A
Q8B
K
D9
DNU
VDD
Q9A
Q9B
L
D10
DNU
GND
Q10A
Q10B
M
D11
DNU
VDD
Q11A
Q11B
N
D12
DNU
GND
Q12A
Q12B
P
D13
DNU
VDD
Q13A
Q13B
R
D14
DNU
VREF
VDD
Q14A
Q14B
T
002aab109
QCSB
D1
PPO
VREF
VDD
Q1A
Q1B
123456
D2
DNU
GND
Q2A
Q2B
A
B
D3
DNU
VDD
Q3A
Q3B
C
D4
GND
Q4A
Q4B
D
D5
DNU
VDD
Q5A
Q5B
E
D6
DNU
GND
Q6A
Q6B
F
PAR_IN
RESET
VDD
C1
C0
G
CK
DCS
GND
QCSA
H
CK
CSR
VDD
n.c.
J
D8
DNU
GND
Q8A
Q8B
K
D9
DNU
VDD
Q9A
Q9B
L
D10
DNU
GND
Q10A
Q10B
M
DODT
DNU
VDD
QODTA
QODTB
N
D12
DNU
GND
Q12A
Q12B
P
D13
DNU
VDD
Q13A
Q13B
R
DCKE
DNU
VREF
VDD
QCKEA
QCKEB
T
002aab110
QCSB
QERR
相關(guān)PDF資料
PDF描述
SSTUAF32866BHLFT 32866 SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PBGA96
SSTUAF32869AHLFT 32869 SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PBGA150
SSTUB32864EC/G 32864 SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PBGA96
SSTUB32868ET/S 32868 SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PBGA176
SSTUG32865ET/S SSTU SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PBGA160
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SSTUA32S865 制造商:PHILIPS 制造商全稱:NXP Semiconductors 功能描述:1.8 V 28-bit 1 : 2 registered buffer with parity for DDR2-667 RDIMM applications
SSTUA32S865BHLF 功能描述:IC REGIST BUFF 25BIT DDR 160BGA RoHS:是 類別:集成電路 (IC) >> 邏輯 - 專用邏輯 系列:- 產(chǎn)品變化通告:Product Discontinuation 25/Apr/2012 標(biāo)準(zhǔn)包裝:1,500 系列:74SSTV 邏輯類型:DDR 的寄存緩沖器 電源電壓:2.3 V ~ 2.7 V 位數(shù):14 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-TFSOP(0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:48-TSSOP 包裝:帶卷 (TR)
SSTUA32S865BHLFT 功能描述:IC REGIST BUFF 25BIT DDR 160BGA RoHS:是 類別:集成電路 (IC) >> 邏輯 - 專用邏輯 系列:- 產(chǎn)品變化通告:Product Discontinuation 25/Apr/2012 標(biāo)準(zhǔn)包裝:1,500 系列:74SSTV 邏輯類型:DDR 的寄存緩沖器 電源電壓:2.3 V ~ 2.7 V 位數(shù):14 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-TFSOP(0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:48-TSSOP 包裝:帶卷 (TR)
SSTUA32S865ET 制造商:PHILIPS 制造商全稱:NXP Semiconductors 功能描述:1.8 V 28-bit 1 : 2 registered buffer with parity for DDR2-667 RDIMM applications
SSTUA32S865ET,518 功能描述:寄存器 1.8V 28BT REGBUFF/PAR-DDR2-667 RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube