參數(shù)資料
型號: MC68EZ328ZC16V
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: MICROPROCESSOR, PBGA144
封裝: 13 X 13 MM, 1 MM PITCH, PLASTIC, BGA-144
文件頁數(shù): 32/246頁
文件大?。?/td> 2507K
代理商: MC68EZ328ZC16V
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁當(dāng)前第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁
Universal Asynchronous Receiver/Transmitter
MOTOROLA
MC68EZ328 USERS MANUAL
11-5
3. Clear the TXEN bit in the USTCNT register, which flushes the FIFO.
4. Wait until the BUSY bit goes low.
5. Set the TXEN bit.
6. Set the SENDBREAK bit in the UTX register.
7. Load a dummy character into the FIFO.
8. Wait until the BUSY bit goes low.
9. Clear the SENDBREAK bit.
After you finish the procedure, the FIFO should be empty and the transmitter should be idle
and waiting for the next character.
If the TXEN bit of the USTCNT register is negated while a character is being transmitted,
the character will be completed before the transmitter returns to IDLE. The transmit FIFO is
immediately flushed when the TXEN bit is cleared. When the message has been completely
sent and the UART is to be disabled, monitor the BUSY bit to determine when the transmitter
has actually completed sending the final character. Remember that there may be a long time
delay, depending on the baud rate. It is safe to clear the UEN bit of the USTCNT register
after the BUSY bit becomes clear. The BUSY bit can also be used to determine when to
disable the transmitter and turn the link around to receive IrDA applications.
When IrDA mode is enabled, the transmitter produces a pulse that is 1.6
msec for each zero
bit sent. Ones are sent as no pulse. When the TXPOL bit of the UMISC register is low,
pulses are active high. When the TXPOL bit is high, pulses are active low and idle is high.
11.2.2 Receiver
The receiver accepts a serial data stream and converts it into a parallel character. It
operates in two modesasynchronous and synchronous. In asynchronous mode, it
searches for a start bit, qualifies it, and then samples the succeeding data bits at the
perceived bit center. Jitter tolerance and noise immunity are provided by sampling 16 times
per bit and using a voting circuit to enhance sampling. IrDA operation must use
asynchronous mode. In synchronous mode, RXD is sampled on each rising edge of the bit
clock, which is generated by the UART module or supplied externally. When a start bit is
identified, the remaining bits are shifted in and loaded into the FIFO.
If parity is enabled, the parity bit is checked and its status is reported in the URX register.
Similarly, frame errors, breaks and overruns are checked and reported. The four character
status bits in the high byte (bits 11-8) of the URX register are valid only when read as a 16-bit
word with the received character byte.
As with the transmitter, the receiver FIFO is flexible. If your software has a short interrupt
latency time, the FIFO FULL interrupt in the URX register can be enabled. The FIFO has
one remaining space available when this interrupt is generated. If the DATA READY bit in
the URX register indicates that more data is remaining in the FIFO, the FIFO can then be
emptied byte-by-byte. If the software has a longer latency time, the FIFO HALF interrupt of
the URX register can be used. This interrupt is generated when no more than four empty
bytes remain in the FIFO. If you do not need the FIFO, you should use the DATA READY
相關(guān)PDF資料
PDF描述
MC68EZ328PU16V MICROPROCESSOR, PQFP100
MC68HC(9)08EB8MFA 8-BIT, 8.4 MHz, MICROCONTROLLER, PQFP32
MC68HC(9)08EB8VFA 8-BIT, 8.4 MHz, MICROCONTROLLER, PQFP32
MC68HC(9)08EB8CFN 8-BIT, 8.4 MHz, MICROCONTROLLER, PQCC44
MC68HC(9)08EB8VFN 8-BIT, 8.4 MHz, MICROCONTROLLER, PQCC44
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68F333 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:USER MANUAL
MC68F375BGMVR33 功能描述:32位微控制器 - MCU 32B 256KFLASH 8K 2K RAM RoHS:否 制造商:Texas Instruments 核心:C28x 處理器系列:TMS320F28x 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:90 MHz 程序存儲器大小:64 KB 數(shù)據(jù) RAM 大小:26 KB 片上 ADC:Yes 工作電源電壓:2.97 V to 3.63 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:LQFP-80 安裝風(fēng)格:SMD/SMT
MC68F375BGMVR33R 功能描述:32位微控制器 - MCU 32B 256KFLASH 8K 2K RAM RoHS:否 制造商:Texas Instruments 核心:C28x 處理器系列:TMS320F28x 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:90 MHz 程序存儲器大小:64 KB 數(shù)據(jù) RAM 大小:26 KB 片上 ADC:Yes 工作電源電壓:2.97 V to 3.63 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:LQFP-80 安裝風(fēng)格:SMD/SMT
MC68F375BGMZP33 功能描述:32位微控制器 - MCU 32B 256KFLASH 8K 2K RAM RoHS:否 制造商:Texas Instruments 核心:C28x 處理器系列:TMS320F28x 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:90 MHz 程序存儲器大小:64 KB 數(shù)據(jù) RAM 大小:26 KB 片上 ADC:Yes 工作電源電壓:2.97 V to 3.63 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:LQFP-80 安裝風(fēng)格:SMD/SMT
MC68F375MZP33R2 功能描述:IC MPU 32BIT 33MHZ 217-PBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - 微處理器 系列:M683xx 標(biāo)準(zhǔn)包裝:1 系列:MPC85xx 處理器類型:32-位 MPC85xx PowerQUICC III 特點:- 速度:1.2GHz 電壓:1.1V 安裝類型:表面貼裝 封裝/外殼:783-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:783-FCPBGA(29x29) 包裝:托盤