參數(shù)資料
型號: HYS72D256520GR
廠商: INFINEON TECHNOLOGIES AG
英文描述: 184 Pin Registered Double Data Rate SDRAM Modules
中文描述: 184針注冊雙倍數(shù)據(jù)速率SDRAM模塊
文件頁數(shù): 11/25頁
文件大小: 638K
代理商: HYS72D256520GR
HYS72D256520GR-7-A
Registered Double Data Rate SDRAM Modules
Pin Configuration
Data Sheet
11
Rev. 1.02, 2003-12
10282003-P6EY-RWQ2
Figure 1
Block Diagram: Two Ranks 256M
×
72 DDR SDRAM DIMM Modules (
×
4 comp.)
HYS72D256520GR on Raw Card N
PC
K
PC
K
RS0
DQS4
DQS6
DQS2
DQ0
DQ1
DQ2
DQ3
DQ8
DQ9
DQ10
DQ11
DQ16
DQ17
DQ18
DQ19
DQ24
DQ25
DQ26
DQ27
DQ32
DQ33
DQ34
DQ35
DQ40
DQ41
DQ42
DQ43
DQ56
DQ57
DQ58
DQ59
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D0
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D1
D2
D3
D4
D5
D7
DQ48
DQ49
DQ50
DQ51
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D6
DQ4
DQ5
DQ6
DQ7
DQ12
DQ13
DQ14
DQ15
DQ20
DQ21
DQ22
DQ23
DQ28
DQ29
DQ30
DQ31
DQ36
DQ37
DQ38
DQ39
DQ44
DQ45
DQ46
DQ47
DQ60
DQ61
DQ62
DQ63
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D9
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DM0/DQS9
D10
D11
D12
D13
D14
D16
DQ52
DQ53
DQ54
DQ55
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D15
CK0, CK 0 --------- PLL*
CS
CS
CS
CS
CS
CS
CS
CS
CS
CS
CS
S
CS
CS
CS
CS
CS1
BA0-BA1
A0-A12
RAS
CAS
CKE0
CKE1
RS1 -> CS : SDRAMs D18 -D35
RBA0-RBA1 -> BA0-BA1: SDRAMs D0-D35
RA0-RA12 -> A0-A12: SDRAMs D0 - D35
RRAS -> RAS : SDRAMs D0 - D35
RCAS -> CAS : SDRAMs D0 - D35
RCKE0 -> CKE: SDRAMs D0 - D17
RCKE1 -> CKE: SDRAMs D18 - D35
CS0
RS0 -> CS : SDRAMs D0-D17
VSS
RS1
DQS1
DQS3
DM
DM
DM
DM
DM
DM
DM
DM
DM
DM
DM
DM
DM
DM
DM
DM
DQS5
DQS7
DM6/DQS15
DM5/DQS14
DM4/DQS13
DM1/DQS10
DM2/DQS11
DM3/DQS12
DM7/DQS16
* Wire per Clock Loading Table/Wiring Diagrams
WE
RWE -> WE: SDRAMs D0 - D35
R
E
G
I
S
T
E
R
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D18
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D19
D20
D21
D22
D23
D25
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D24
CS
CS
CS
CS
CS
CS
CS
CS
DM
DM
DM
DM
DM
DM
DM
DM
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D27
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D28
D29
D30
D31
D32
D34
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D33
CS
CS
CS
CS
CS
S
CS
CS
DM
DM
DM
DM
DM
DM
DM
DM
CB0
CB1
CB2
CB3
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D8
CS
DM
DQS8
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D26
CS
DM
CB4
CB5
CB6
CB7
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D17
CS
DM
DM8/DQS17
DQS
I/O 0
I/O 1
I/O 2
I/O 3
D35
CS
DM
RESET
I/O 0
I/O 1
I/O 2
I/O 3
I/O 0
I/O 1
I/O 2
I/O 3
Notes:
1. DQ-to-I/O wiring may be changed within a byte.
2. DQ/DQS/DM/CKE/S relationships must be
maintained as shown.
3. DQ, DQS, Adress and control resistors: 22 Ohms.
4. VDDID strap connections
STRAP OUT (OPEN): VDD = VDDQ
5. SDRAM placement alternates between the back
and front of the DIMM.
A0
Serial PD
A1
A2
SA0 SA1 SA2
SCL
SDA
VDD,
VSS
VDDQ
VREF
VDDID
Strap: see Note 4
VDDSPD
EEPROM
D0 - D35
D0 - D35
D0 - D35
相關PDF資料
PDF描述
HYS72D32000GR-7-A Connectors, PCB header and jumpers Multipole
HYS72D128020GR-8-A Cable Termination Tool; For Use With:MediaFlex and Interface Outlets, GigaFlex Modules; Connector Type:Modular RoHS Compliant: NA
HYS72D128020GR-8-B Connector Wall Plate; Color:Almond; Leaded Process Compatible:Yes; No. of Ports:2 RoHS Compliant: Yes
HYS72D32000GR-8-A Connectors, PCB header and jumpers Multipole RoHS Compliant: Yes
HYS72D64000GR-8-A 2.5 V 184-pin Registered DDR-I SDRAM Modules
相關代理商/技術參數(shù)
參數(shù)描述
HYS72D256520GR-7 制造商:未知廠家 制造商全稱:未知廠家 功能描述:x72 SDRAM Module
HYS72D256520GR-7-A 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:184 Pin Registered Double Data Rate SDRAM Modules
HYS72D256520GR-8 制造商:未知廠家 制造商全稱:未知廠家 功能描述:DDR Synchronous DRAM
HYS72D256520GR-8-A 制造商:未知廠家 制造商全稱:未知廠家 功能描述:?2GB (256Mx72) PC1600 2-bank available 3Q02?
HYS72D256920HBR-6-C 制造商:QIMONDA 制造商全稱:QIMONDA 功能描述:184-Pin Registered Double-Data-Rate SDRAM Module