參數(shù)資料
型號: CY39200V484-125BBC
廠商: CYPRESS SEMICONDUCTOR CORP
元件分類: PLD
英文描述: CPLDs at FPGA Densities
中文描述: LOADABLE PLD, 10 ns, PBGA484
封裝: 23 X 23 MM, 1.60 MM HEIGHT, 1 MM PITCH, FBGA-484
文件頁數(shù): 47/86頁
文件大小: 1212K
代理商: CY39200V484-125BBC
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 47 of 86
12
13
14
15
16
17
18
19
20
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO/V
REF0
IO0
IO0
IO0
V
CCIO0
IO0
IO0
V
CC
GND
NC
NC
IO/V
REF0
V
CCIO0
V
CCIO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCIO1
GND
IO1
IO1
IO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCPRG
V
CCIO1
GND
IO1
IO/V
REF1
IO1
IO1
V
CCCNFG
Data
Config_Done
Reset
IO/V
REF0
IO0
IO0
IO0
V
CCIO0
IO0
IO0
V
CC
GND
NC
NC
IO/V
REF0
V
CCIO0
V
CCIO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCIO1
GND
IO1
IO1
IO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCPRG
V
CCIO1
GND
IO1
IO/V
REF1
IO1
IO1
V
CCCNFG
Data
Config_Done
Reset
IO/V
REF0
IO0
IO0
IO0
V
CCIO0
IO0
IO0
V
CC
GND
V
CC
GND
IO/V
REF0
V
CCIO0
V
CCIO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCIO1
GND
IO1
IO1
IO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCPRG
V
CCIO1
GND
IO1
IO/V
REF1
IO1
IO1
V
CCCNFG
Data
Config_Done
Reset
IO/V
REF0
IO0
IO0
IO0
V
CCIO0
IO0
IO0
V
CC
GND
V
CC
GND
IO/V
REF0
V
CCIO0
V
CCIO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCIO1
GND
IO1
IO1
IO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCPRG
V
CCIO1
GND
IO1
IO/V
REF1
IO1
IO1
V
CCCNFG
Data
Config_Done
Reset
IO/V
REF0
IO0
IO0
IO0
V
CCIO0
IO0
IO0
V
CC
GND
V
CC
GND
IO/V
REF0
V
CCIO0
V
CCIO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCIO1
GND
IO1
IO1
IO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCPRG
V
CCIO1
GND
IO1
IO/V
REF1
IO1
IO1
V
CCCNFG
Data
Config_Done
Reset
21
[19]
22
[19]
23
24
25
26
27
[19]
28
29
30
[19]
31
[19]
32
[19]
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
Table 11. 208 EQFP/PQFP Pin Table
(continued)
Pin
CY39030
CY39050
CY39100
CY39165
CY39200
相關PDF資料
PDF描述
CY39100V484-125BBI Photoelectric Sensor; Sensor Input Type:Optical; Sensing Range Max:60m; Sensor Output Type:Relay; Leaded Process Compatible:No; Output Type:Relay; Peak Reflow Compatible (260 C):No; Sensor Housing:Rectangular
CY3930Z208-125BBC Shielded Paired Cable; Number of Conductors:2; Conductor Size AWG:22; No. Strands x Strand Size:7 x 30; Jacket Material:Polyvinylchloride (PVC); Shielding Material:Aluminum Foil/Polyester Tape; Shielding Coverage:100% RoHS Compliant: Yes
CY3950Z208-125BBC CPLDs at FPGA Densities
CY39100Z208-125BBC CPLDs at FPGA Densities
CY39200Z208-125BBC CPLDs at FPGA Densities
相關代理商/技術參數(shù)
參數(shù)描述
CY39200V484-125BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V484-125BBXC 功能描述:CPLD - 復雜可編程邏輯器件 Delta39K 200K 125MHz COM RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
CY39200V484-125BBXI 功能描述:CPLD - 復雜可編程邏輯器件 Delta39K 200K 125MHz IND RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
CY39200V484-125BGC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V484-125BGI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities