參數(shù)資料
型號(hào): TDA938X
廠商: NXP Semiconductors N.V.
英文描述: TV signal processor-Teletext decoder with embedded m-Controller
中文描述: 電視信號(hào)處理器與嵌入式米圖文電視解碼器控制器
文件頁(yè)數(shù): 20/140頁(yè)
文件大小: 570K
代理商: TDA938X
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)當(dāng)前第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)
Philips Semiconductors
Preliminary specification
1999 Sep 28
20
TV signal processor-Teletext decoder with
embedded
μ
-Controller
TDA 935X/6X/8X series
RS<1:0>
Register Bank selector bits
RS<1:0> = 00, Bank0 (00H - 07H)
RS<1:0> = 01, Bank1 (08H - 0FH)
RS<1:0> = 10, Bank2 (10H - 17H)
RS<1:0> = 11, Bank3 (18H - 1FH)
OV
Overflow flag
P
Parity bit
PWM0
PW0E
1
PW0V<5>
PW0V<4>
PW0V<3>
PW0V<2>
PW0V<1>
PW0V<0>
40H
PW0E
0 - Disable Pulse Width Modulator 0
1 - Enable Pulse Width Modulator 0
PW0V<5:0>
Pulse Width Modulator high time
PWM1
PW1E
1
PW1V<5>
PW1V<4>
PW1V<3>
PW1V<2>
PW1V<1>
PW1V<0>
40H
PW1E
0 - Disable Pulse Width Modulator 1
1 - Enable Pulse Width Modulator 1
PW1V<5:0>
Pulse Width Modulator high time
PWM2
PW2E
1
PW2V<5>
PW2V<4>
PW2V<3>
PW2V<2>
PW2V<1>
PW2V<0>
40H
PW2E
0 - Disable Pulse Width Modulator 2
1 - Enable Pulse Width Modulator 2
PW2V<5:0>
Pulse Width Modulator high time
PWM3
PW3E
1
PW3V<5>
PW3V<4>
PW3V<3>
PW3V<2>
PW3V<1>
PW3V<0>
40H
PW3E
0 - Disable Pulse Width Modulator 3
1 - Enable Pulse Width Modulator 3
PW3V<5:0>
Pulse Width Modulator high time
PW7V<5:0>
Pulse Width Modulator high time
ROMBK
STANDBY
0
0
0
0
0
ROMBK<1>
ROMBK<0>
00H
STANDBY
0 - Stand-by mode inactive
1 - Stand-by mode active
ROMBK<1:0>
ROM Bank selection
ROMBK<1:0>=00, Bank0
ROMBK<1:0>=01, Bank1
ROMBK<1:0>=10, Bank2
ROMBK<1:0>=11, Reserved
S1ADR
ADR<6>
ADR<5>
ADR<4>
ADR<3>
ADR<2>
ADR<1>
ADR<0>
GC
00H
ADR<6:0>
I2C Slave Address
GC
0 - Disable I
2
C general call address
1 - Enable I
2
C general call address
S1CON
CR<2>
ENSI
STA
STO
SI
AA
CR<1>
CR<0>
00H
CR<2:0>
Clock rate bits
CR<2:0> = 000, 100KHz bit rate
CR<2:0> = 001, 3.75kHz bit rate
CR<2:0> = 010, 150KHz bit rate
CR<2:0> = 011, 200KHz bit rate
CR<2:0> = 100, 25KHz bit rate
CR<2:0> = 101, 1.875KHz bit rate
CR<2:0> = 110, 37.5KHz bit rate
CR<2:0> = 111, 50KHz bit rate
Names
BIT7
BIT6
BIT5
BIT4
BIT3
BIT2
BIT1
BIT0
RESET
Table 4 SFR Bit description
相關(guān)PDF資料
PDF描述
TDA9829T Downconverter For DVB(下變頻器 (DVB應(yīng)用))
TDAT04622 TDAT SONET/SDH 155/622/2488 Mbits/s Data Interfaces
TDAT042G51A-3BLL1 TDAT SONET/SDH 155/622/2488 Mbits/s Data Interfaces
TE13004D Silicon NPN High Voltage Switching Transistor
TE13005D Silicon NPN High Voltage Switching Transistor
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TDA9400 制造商:未知廠家 制造商全稱:未知廠家 功能描述:INTEGRATED CIRCUITS FOR TV AND RADIO RECEVERS
TDA9403 制造商:未知廠家 制造商全稱:未知廠家 功能描述:INTEGRATED CIRCUITS FOR TV AND RADIO RECEVERS
TDA9500 制造商:未知廠家 制造商全稱:未知廠家 功能描述:INTEGRATED CIRCUITS FOR TV AND RADIO RECEVERS
TDA9501 制造商:STMICROELECTRONICS 制造商全稱:STMicroelectronics 功能描述:AC COUPLING HIGH VOLTAGE VIDEO AMPLIFIER
TDA9503 制造商:未知廠家 制造商全稱:未知廠家 功能描述:INTEGRATED CIRCUITS FOR TV AND RADIO RECEVERS