
SDA 9280 B22
Semiconductor Group
4
1
1.1
1.2
1.3
1.4
1.5
Overview
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
General Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
Pin Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Pin Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
2
2.1
2.2
2.3
2.4
2.5
2.6
2.7
2.8
2.9
2.10
2.11
2.12
2.12.1
2.12.2
2.12.3
2.12.4
System Description
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
Data Input Formats . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
Chrominance Interpolation (Interpolator 1) . . . . . . . . . . . . . . . . . . . . . . . . . 12
Luminance Peaking Filter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Digital Color Transient Improvement (DCTI) . . . . . . . . . . . . . . . . . . . . . . . . 14
Picture Manipulations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
16:9-Operation, Signal Compander . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
Oversampling, Interpolator 2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Insertion Facilities . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Amplification, D/A Conversion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
PLL Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Input-Output Signal Delay Time . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
I2C-Bus Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
I2C-Bus Address . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
I2C-Bus Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
I2C-Bus Commands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Detailed Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
3
3.1
3.2
Absolute Maximum Ratings
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Recommended Operating Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
Characteristics (Assuming Recommended Operating Conditions) . . . . . . . 36
4
Application Information
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
5
5.1
5.2
5.3
5.4
5.5
Waveforms
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Timing Diagram Data Input Referenced to the Clock . . . . . . . . . . . . . . . . . 40
Timing Diagram Clock Skew SCA-CLL . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Input Data Format 4:1:1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Input Data Format 4:2:2 Parallel . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
Input Data Format CCIR 656 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
6
Package Outlines
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43