參數(shù)資料
型號(hào): PT7A4410
英文描述: PWM Waveform Generator Accelerator Verilog Module
中文描述: T1/E1/OC3系統(tǒng)同步?
文件頁(yè)數(shù): 4/34頁(yè)
文件大?。?/td> 306K
代理商: PT7A4410
||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Data Sheet
PT7A4402B/4402L
T1/E1 System Synchronizer
PT0100(08/02)
Ver:0
12
l
o
r
t
n
o
C
t
u
p
n
Il
o
r
t
n
o
C
t
u
p
n
I
l
o
r
t
n
o
C
t
u
p
n
I
l
o
r
t
n
o
C
t
u
p
n
Il
o
r
t
n
o
C
t
u
p
n
Ie
t
a
t
Se
t
a
t
S
e
t
a
t
S
e
t
a
t
Se
t
a
t
S
2
S
M2
S
M 2
S
M 2
S
M2
S
M1
S
M1
S
M 1
S
M 1
S
M1
S
ML
E
S
RL
E
S
R
L
E
S
R
L
E
S
RL
E
S
Ri
T
Gi
T
G i
T
G i
T
Gi
T
G
n
u
R
-
e
r
Fn
u
R
-
e
r
F
n
u
R
-
e
r
F
n
u
R
-
e
r
Fn
u
R
-
e
r
F
0
S
l
a
m
r
o
Nl
a
m
r
o
N
l
a
m
r
o
N
l
a
m
r
o
Nl
a
m
r
o
N
)
I
R
P
(
1
S
l
a
m
r
o
Nl
a
m
r
o
N
l
a
m
r
o
N
l
a
m
r
o
Nl
a
m
r
o
N
)
C
E
S
(
2
S
r
e
v
o
d
l
o
Hr
e
v
o
d
l
o
H
r
e
v
o
d
l
o
H
r
e
v
o
d
l
o
Hr
e
v
o
d
l
o
H
)
I
R
P
(
H
1
S
r
e
v
o
d
l
o
Hr
e
v
o
d
l
o
H
r
e
v
o
d
l
o
H
r
e
v
o
d
l
o
Hr
e
v
o
d
l
o
H
)
C
E
S
(
H
2
S
00
0
1
S-
E
I
T
1
S1
SE
I
T
1
S
00
0
1
S-
E
I
T
1
SE
I
T
1
SE
I
T
1
S
00
1
X
2
SE
I
T
2
S-
E
I
T
2
SE
I
T
2
S
01
0
X
/
H
1
S/
-
/
01
1
X
/
H
2
S/
-
10X
X
-
0
S0
S
d
n
e
g
e
Ld
n
e
g
e
L
d
n
e
g
e
L
d
n
e
g
e
Ld
n
e
g
e
Le
g
n
a
h
c
o
N
:
-
:
d
i
l
a
v
t
o
N
:
/
.
t
i
u
c
r
i
c
r
o
t
c
e
r
o
C
E
I
T
h
t
i
w
s
r
u
c
o
e
g
n
a
h
c
e
t
a
t
S
:
E
I
T
.
e
t
a
t
s
r
e
v
o
d
l
o
H
-
o
t
u
A
m
o
r
f
d
n
a
o
t
s
e
g
n
a
h
c
e
t
a
t
s
r
o
f
6
e
r
u
g
i
f
o
t
r
e
f
e
R
Table 6. Manual Operation Mode
IR
S0
Free-Run
(10X)
S1
Normal
Primary
(000)
S1A
Auto-Holdover
Primary
(000)
S2A
Auto-Holdover
Secondary
(001)
S2
Normal
Secondary
(001)
S1H
Holdover
Primary
(010)
S2H
Holdover
Secondary
(011)
GTi=1
GTi=0
IR
Notes:
(xxx): (MS2 MS1 RSEL)
* Movement to Normal State from any state requires a
IR: Invalid Reference Signal
valid input signal.
: Phase re-alignment
: Phase continuity maintained without TIE Corrector
: Phase continuity maintained with TIE Corrector
Figure 6. Diagram of State Change in Manual Mode
相關(guān)PDF資料
PDF描述
PT7A4410L Incremental Encoder Interface Accelerator Verilog Module
PT7A5020 Power Diagnostics Function Accelerator Verilog Module
PT7A6525 Reference design kit featuring a High Power Class D Audio Power Amplifier
PT7A6525L 60V Single N-Channel HEXFET Power MOSFET in a TO-247AC package
PT7A6526 50V Fast Recovery Diode in a DO-203AB (DO-5) package
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PT7A4410J 制造商:未知廠家 制造商全稱:未知廠家 功能描述:T1/E1/OC3 System Synchronizer
PT7A4410L 制造商:未知廠家 制造商全稱:未知廠家 功能描述:T1/E1/OC3 System Synchronizer
PT7A4410LJ 制造商:未知廠家 制造商全稱:未知廠家 功能描述:T1/E1/OC3 System Synchronizer
PT7A5020 制造商:未知廠家 制造商全稱:未知廠家 功能描述:2048 Ports Non-Blocking Time-Slot Switch?
PT7A6525 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Dual-channel Protocol Controller? | User's manual for PT7A6525(6) demo system in DMA mode?(PDF)