參數(shù)資料
型號(hào): PCI9080
廠商: Electronic Theatre Controls, Inc.
英文描述: 12O COMPATIBLE PCI BUS MASTER INTERFACE CHIP FOR ADAPTERS AND EMBEDDED SYSTEMS
中文描述: 12O兼容的PCI總線主控接口芯片的適配器和嵌入式系統(tǒng)
文件頁(yè)數(shù): 57/192頁(yè)
文件大?。?/td> 1551K
代理商: PCI9080
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)當(dāng)前第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)
SECTION 4
PCI 9080
REGISTERS
PLX Technology, Inc., 1997
Page 48
Version 1.02
Table 4-4. Register Differences between PCI 9080 and PCI 9060SD
Register
PCI/Local Offset
Bits
Description
PCIIDR
00/00
31:16
Default changed from PCI 906D to PCI 9080
PCISR
06/06
6
User definable bit added
PCIBAR0
10/10
8:6
Register Bank size changed from 128 to 256
PCIBAR1
14/14
8:6
Register Bank size changed from 128 to 256
PCISVID
2C/2C
15:0
Subsystem Vendor ID Register
PCISID
2E/2E
15:0
Subsystem ID Register
31:0
Mode/Arbitration Register now accessible from PCI bus
23
PCI Request Mode
MARBR
08, AC/88, 12C
28
PCI Read/No Flush Mode
1
Direct Master Big Endian Mode
BIGEND
0C/8C
7
DMA Channel 0 Big Endian Mode
3:0
Direct Slave BREQo Delay Clocks
4
Local Bus BREQo Enable
EROMBA
14/94
5
BREQo Timer Resolution control
1:0
Local bus width now programmable in S mode
15
Single Read Access Mode removed
LBRD0
18/98
17:16
Local bus width now programmable in S mode
DMRR
1C/9C
31:16
Local Range Register for Direct Master to PCI
DMLBAM
20/A0
31:0
Local Bus Base Address Register for Direct Master to PCI Memory
DMLBAI
24/A4
31:0
Local Bus Base Address Register for Direct Master to PCI IO/CFG
DMPBAM
28/A8
31:0
PCI Base Address (Remap) Register for Direct Master to PCI Memory
LAS1RR
F0/170
31:0
Local Address Space 1 Range Register was at 30/B0 in PCI 9060SD
LAS1BA
F4/174
31:0
Local Address Space 1 Local Base Address Register (Remap) was at 34/B4
in PCI 9060SD
LBRD1
F8/178
31:0
Local Address Space 1 Bus Region Descriptor Register was at 38/B8
in PCI 9060SD
LBRD1
F8/178
15
Single Read Access Mode removed
MBOX0
40,78/C0
31:0
MBOX0 moved to PCI address 78 when Messaging Queue is enabled
MBOX1
44, 7C/C4
31:0
MBOX1 moved to PCI address 7C when Messaging Queue is enabled
MBOX4
50/D0
31:0
MBOX4 added
MBOX5
54/D4
31:0
MBOX5 added
MBOX6
58/D8
31:0
MBOX6 added
MBOX7
5C/DC
31:0
MBOX7 added
18
DMA Channel 0 interrupt enable
21
DMA Channel 0 interrupt active
24
Direct Master active during abort
INTCSR
68/E8
25
DMA Channel 0 active during abort
PCIHREV
74/F4
7:0
PCI Permanent Revision ID Register
相關(guān)PDF資料
PDF描述
PCI9060ES 12O COMPATIBLE PCI BUS MASTER INTERFACE CHIP FOR ADAPTERS AND EMBEDDED SYSTEMS
PCI9060SD 12O COMPATIBLE PCI BUS MASTER INTERFACE CHIP FOR ADAPTERS AND EMBEDDED SYSTEMS
PCI950PT PC Card Support
PCI9656-AC66BI Controller Miscellaneous - Datasheet Reference
PCIB40 PC(ISA)BUS I/O CARD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PCI9080 REV3 制造商:PLX TECH 功能描述:
PCI9080-3 功能描述:外圍驅(qū)動(dòng)器與原件 - PCI I2O Compatible PCI BUS MASTER I/O CHIP RoHS:否 制造商:PLX Technology 工作電源電壓: 最大工作溫度: 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FCBGA-1156 封裝:Tray
PCI9080-3 G 功能描述:外圍驅(qū)動(dòng)器與原件 - PCI 32Bit Master Chip RoHS:否 制造商:PLX Technology 工作電源電壓: 最大工作溫度: 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FCBGA-1156 封裝:Tray
PCI9080-3G 制造商:PLX Technology 功能描述:
PCI-9111DG 功能描述:數(shù)據(jù)記錄與采集 100KS/s 12BIT MULTI-FUNCTION CARD RoHS:否 制造商:Lantronix 描述/功能:Analog device server 顯示器類型:None 電流額定值: