參數(shù)資料
型號: M3819
廠商: Mitsubishi Electric Corporation
英文描述: 8-Bit Single Chip Microcomputer(8位單片微控制器)
中文描述: 8位單片機(8位單片微控制器)
文件頁數(shù): 51/217頁
文件大?。?/td> 2564K
代理商: M3819
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁當(dāng)前第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁
38
3819 Group
SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
MITSUBISHI MICROCOMPUTERS
G
Data Setup
When data is stored in the FLD automatic display RAM, the
last data of segment PA is stored at address 0F80
16
, the last
data of segment P8 is stored at address 0F90
16
, the last data
of segment P9 is stored at address 0FA0
16
, the last data of
segment P3 is stored at address 0FB0
16
, the last data of seg-
ment P0 is stored at address 0FC0
16
, and the last data of
segment P1 is stored at address 0FD0
16
to allocate in se-
quence from the last data respectively. The first data of the
segment PA, P8, P9, P3, P0, and P1 is stored at an address
which adds the value of (the digit number–1) to the corre-
sponding address 0F80
16
, 0F90
16
, 0FA0
16
, 0FB0
16
, 0FC0
16
,
and 0FD0
16
.
Set the low-order 4 bits of the FLD data pointer reload register
to the value given by the number of digits–1. “1” is always writ-
ten to bit 6 and bit 4, and “0” is always written to bit 5. Note that
“0” is always read from bits 6, 5 and 4 when reading.
Fig. 32 Example of using the FLD automatic display RAM (1)
For 30 segments and 15 digits
(FLD data pointer reload register = 14)
0F80
16
0F81
16
0F82
16
0F83
16
0F84
16
0F85
16
0F86
16
0F87
16
0F88
16
0F89
16
0F8A
16
0F8B
16
0F8C
16
0F8D
16
0F8E
16
0F8F
16
0F90
16
0F91
16
0F92
16
0F93
16
0F94
16
0F95
16
0F96
16
0F97
16
0F98
16
0F99
16
0F9A
16
0F9B
16
0F9C
16
0F9D
16
0F9E
16
0F9F
16
0FA0
16
0FA1
16
0FA2
16
0FA3
16
0FA4
16
0FA5
16
0FA6
16
0FA7
16
0FA8
16
0FA9
16
0FAA
16
0FAB
16
0FAC
16
0FAD
16
0FAE
16
0FAF
16
Note :
Shaded areas are used.
7
Bit
Address
6
5
4
3
2
1
0
For 30 segments and 15 digits
(FLD data pointer reload register = 14)
0FB0
16
0FB1
16
0FB2
16
0FB3
16
0FB4
16
0FB5
16
0FB6
16
0FB7
16
0FB8
16
0FB9
16
0FBA
16
0FBB
16
0FBC
16
0FBD
16
0FBE
16
0FBF
16
0FC0
16
0FC1
16
0FC2
16
0FC3
16
0FC4
16
0FC5
16
0FC6
16
0FC7
16
0FC8
16
0FC9
16
0FCA
16
0FCB
16
0FCC
16
0FCD
16
0FCE
16
0FCF
16
0FD0
16
0FD1
16
0FD2
16
0FD3
16
0FD4
16
0FD5
16
0FD6
16
0FD7
16
0FD8
16
0FD9
16
0FDA
16
0FDB
16
0FDC
16
0FDD
16
0FDE
16
0FDF
16
7
Bit
Address
6
5
4
3
2
1
0
相關(guān)PDF資料
PDF描述
M381L5623MTM-CA2 DDR SDRAM Unbuffered Module
M381L5623MTM-CB0 DDR SDRAM Unbuffered Module
M381L5623MTM-CB3 DDR SDRAM Unbuffered Module
M381L5623MTN DDR SDRAM Unbuffered Module
M38207M8-051 1 watt dc-dc converters
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
M38197MA127F 制造商:Panasonic Industrial Company 功能描述:IC
M38197MA131F 制造商:Panasonic Industrial Company 功能描述:IC
M38197MA137F 制造商:Panasonic Industrial Company 功能描述:IC
M38197MA161F 制造商:Panasonic Industrial Company 功能描述:IC
M38197MA181F 制造商:Panasonic Industrial Company 功能描述:IC