![](http://datasheet.mmic.net.cn/200000/M312L6420EUS-CA2_datasheet_15080319/M312L6420EUS-CA2_11.png)
DDR SDRAM
256MB, 512MB, 1GB Registered DIMM
Rev. 1.0 July 2005
RCS0
DQS0
DM0
DM/
CS DQS
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
D0
DQS1
DM1
DM/
CS DQS
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
D1
DQS2
DM2
DM/
CS DQS
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
D2
DQS3
DM3
DM/
CS DQS
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
D3
DQS4
DM4
DM/
CS DQS
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
D4
DQS5
DM5
DM/
CS DQS
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
D5
DQS6
DM6
DM/
CS DQS
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
D6
DQS7
DM7
DM/
CS DQS
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
D7
I/O 1
I/O 0
I/O 7
I/O 6
I/O 2
I/O 3
I/O 4
I/O 5
DM/
CS DQS
D9
DM/
CS DQS
D10
DM/
CS DQS
D11
DM/
CS DQS
D12
I/O 6
I/O 7
I/O 0
I/O 1
I/O 5
I/O 4
I/O 3
I/O 2
DM/
CS DQS
D13
DM/
CS DQS
D14
DM/
CS DQS
D15
DM/
CS DQS
D16
RCS1
VSS
D0 - D17
VDD/VDDQ
D0 - D17
VREF
VDDSPD
SPD
D0 - D17
A0
Serial PD
A1
A2
SA0
SA1
SA2
SCL
SDA
WP
DQS8
DM8
DM/
CS DQS
D8
DM/
CS DQS
D17
CB0
CB1
CB2
CB3
CB4
CB5
CB6
CB7
PCK
RAS
CAS
CKE0
CKE1
CS1
BA0-BA1
A0-A12
CS0
WE
PCK
RESET
RCS1
RCS0
RBA0 - RBA1
RA0 - RA12
RRAS
RCAS
RCKE0
RWE
RCKE1
BA0 -BA1 : DDR SDRAM DQ0 - D17
A0 -A12 : DDR SDRAM D0 - D17
RAS : DDR SDRAM D0 - D17
CAS : DDR SDRAM DQ0 - D17
CKE : DDR SDRAM D0 - D8
CKE : DDR SDRAM D9 - D17
WE: DDR SDRAM D0 - D17
R
E
G
I
S
T
E
R
PLL*
CK0,CK0
* Wire per Clock Loading table/wiring Diagrams
Notes:
1. DQ-to-I/O wiring is shown as recom-
mended but may be changed.
2. DQ/DQS/DM/CKE/CS relationships
must be maintained as shown.
3. DQ, DQS, DM/DQS resistors: 22 Ohms.
I/O 6
I/O 7
I/O 0
I/O 1
I/O 5
I/O 4
I/O 3
I/O 2
I/O 1
I/O 0
I/O 7
I/O 6
I/O 2
I/O 3
I/O 4
I/O 5
I/O 1
I/O 0
I/O 7
I/O 6
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
I/O 0
I/O 1
I/O 5
I/O 4
I/O 3
I/O 2
I/O 1
I/O 0
I/O 7
I/O 6
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
I/O 0
I/O 1
I/O 5
I/O 4
I/O 3
I/O 2
I/O 6
I/O 7
I/O 0
I/O 1
I/O 5
I/O 4
I/O 3
I/O 2
I/O 1
I/O 0
I/O 7
I/O 6
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
I/O 0
I/O 1
I/O 5
I/O 4
I/O 3
I/O 2
I/O 1
I/O 0
I/O 7
I/O 6
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
I/O 0
I/O 1
I/O 5
I/O 4
I/O 3
I/O 2
I/O 1
I/O 0
I/O 7
I/O 6
I/O 2
I/O 3
I/O 4
I/O 5
I/O 1
I/O 0
I/O 7
I/O 6
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
I/O 0
I/O 1
I/O 5
I/O 4
I/O 3
I/O 2
I/O 1
I/O 0
I/O 7
I/O 6
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
I/O 0
I/O 1
I/O 5
I/O 4
I/O 3
I/O 2
(Populated as 2 bank of x8 DDR SDRAM Module)
6.6 512MB, 64M x 72 ECC Module (M312L6423EG(Z)0)