Specifications ispLSI 1024 7 Internal Timing Parameters1 ns – 6.0 4.6 1.3 4.6 1.3 – 4.0 6.7 6.0 " />
參數(shù)資料
型號(hào): ISPLSI 1024-90LJ
廠(chǎng)商: Lattice Semiconductor Corporation
文件頁(yè)數(shù): 13/14頁(yè)
文件大小: 0K
描述: IC PLD ISP 48I/O 12NS 68PLCC
標(biāo)準(zhǔn)包裝: 18
系列: ispLSI® 1000
可編程類(lèi)型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 12.0ns
電壓電源 - 內(nèi)部: 4.75 V ~ 5.25 V
邏輯元件/邏輯塊數(shù)目: 24
門(mén)數(shù): 4000
輸入/輸出數(shù): 48
工作溫度: 0°C ~ 70°C
安裝類(lèi)型: 表面貼裝
封裝/外殼: 68-LCC(J 形引線(xiàn))
供應(yīng)商設(shè)備封裝: 68-PLCC(24.23x24.23)
包裝: 管件
其它名稱(chēng): ISPLSI1024-90LJ
Specifications ispLSI 1024
7
Internal Timing Parameters1
ns
6.0
4.6
1.3
4.6
1.3
4.0
6.7
6.0
7.3
6.6
7.3
6.6
12.0
Outputs
tob
toen
todis
Clocks
tgy0
tgy1/2
tgcp
tioy2/3
tiocp
Global Reset
tgr
47
48
49
50
51
52
53
54
55
Output Buffer Delay
I/O Cell OE to Output Enabled
I/O Cell OE to Output Disabled
Clock Delay, Y0 to Global GLB Clock Line (Ref. clock)
Clock Delay, Y1 or Y2 to Global GLB Clock Line
Clock Delay, Clock GLB to Global GLB Clock Line
Clock Delay, Y2 or Y3 to I/O Cell Global Clock Line
Clock Delay, Clock GLB to I/O Cell Global Clock Line
Global Reset to GLB and I/O Registers
MIN. MAX.
DESCRIPTION
PARAMETER
UNITS
-60
#
2
4.5
3.5
1.0
3.5
1.0
3.0
5.0
4.5
5.5
5.0
5.5
5.0
9.0
MIN. MAX.
-80
1. Internal Timing Parameters are not tested and are for reference only.
2. Refer to Timing Model in this data sheet for further details.
3.6
2.8
0.8
2.8
0.8
2.4
4.0
3.6
4.4
4.0
4.4
4.0
8.2
MIN. MAX.
-90
ALL
DEVICES
DISCONTINUED
相關(guān)PDF資料
PDF描述
ISPLSI 1024EA-200LT100 IC PLD ISP 48I/O 10NS 100TQFP
ISPLSI 1032-90LT IC PLD ISP 64I/O 12NS 100TQFP
ISPLSI 1032E-125LJN IC PLD ISP 64I/O 7.5NS 84PLCC
ISPLSI 1032EA-200LT100 IC PLD ISP 64I/O 4.5NS 100TQFP
ISPLSI 1048-50LQI IC PLD ISP 96I/O 18NS 120PQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI1024-90LJ 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI102490LT 制造商:LATT 功能描述:
ISPLSI1024-90LT 制造商:未知廠(chǎng)家 制造商全稱(chēng):未知廠(chǎng)家 功能描述:Electrically-Erasable Complex PLD
ISPLSI1024EA-100LT100 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI1024EA-125LT100 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100