Specifications ispLSI 1016EA USE ispMA CH 4A5 FOR NEW 5V DESIGNS Symbol Parameter Min Max Units tbtcp" />
參數(shù)資料
型號: ISPLSI 1016EA-200LJ44
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 7/13頁
文件大?。?/td> 0K
描述: IC PLD ISP 32I/O 200MHZ 44PLCC
標準包裝: 26
系列: ispLSI® 1000EA
可編程類型: 系統(tǒng)內可編程
最大延遲時間 tpd(1): 4.5ns
電壓電源 - 內部: 4.75 V ~ 5.25 V
邏輯元件/邏輯塊數(shù)目: 16
門數(shù): 2000
輸入/輸出數(shù): 32
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 44-LCC(J 形引線)
供應商設備封裝: 44-PLCC(16.58x16.58)
包裝: 管件
其它名稱: ISPLSI1016EA-200LJ44
3
Specifications ispLSI 1016EA
USE
ispMA
CH
4A5
FOR
NEW
5V
DESIGNS
Symbol
Parameter
Min
Max
Units
tbtcp
TCK [BSCAN test] clock pulse width
100
ns
tbtch
TCK [BSCAN test] pulse width high
50
ns
tbtcl
TCK [BSCAN test] pulse width low
50
ns
tbtsu
TCK [BSCAN test] setup time
20
ns
tbth
TCK [BSCAN test] hold time
25
ns
trf
TCK [BSCAN test] rise and fall time
50
mV/ns
tbtco
TAP controller falling edge of clock to valid output
25
ns
tbtoz
TAP controller falling edge of clock to data output disable
25
ns
tbtvo
TAP controller falling edge of clock to data output enable
25
ns
tbtcpsu
BSCAN test Capture register setup time
40
ns
tbtcph
BSCAN test Capture register hold time
25
ns
tbtuco
BSCAN test Update reg, falling edge of clock to valid output
50
ns
tbtuoz
BSCAN test Update reg, falling edge of clock to output disable
50
ns
tbtuov
BSCAN test Update reg, falling edge of clock to output enable
50
ns
Figure 2. Boundary Scan Waveforms and Timing Specifications
TMS
TDI
TCK
TDO
Data to be
captured
Data to be
driven out
Valid Data
Data Captured
btsu
T
bth
T
btcl
T
btch
T
btcp
T
btvo
T
btco
T
btoz
T
btcpsu
T
btcph
T
btuov
T
btuco
T
btuoz
T
Boundary Scan
相關PDF資料
PDF描述
ISPLSI 1024-90LJ IC PLD ISP 48I/O 12NS 68PLCC
ISPLSI 1024EA-200LT100 IC PLD ISP 48I/O 10NS 100TQFP
ISPLSI 1032-90LT IC PLD ISP 64I/O 12NS 100TQFP
ISPLSI 1032E-125LJN IC PLD ISP 64I/O 7.5NS 84PLCC
ISPLSI 1032EA-200LT100 IC PLD ISP 64I/O 4.5NS 100TQFP
相關代理商/技術參數(shù)
參數(shù)描述
ISPLSI1016EA-200LJ44 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI1016EA-200LT44 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI1024-50LJ 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Electrically-Erasable Complex PLD
ISPLSI1024-60LH/883 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:In-System Programmable High Density PLD
ispLSI1024-60LJ 功能描述:CPLD - 復雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100