參數(shù)資料
型號(hào): ICS1524AMLF
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 2/24頁
文件大小: 0K
描述: IC CLK GEN SSTL_3/PECL 24-SOIC
產(chǎn)品變化通告: Product Discontinuation 09/Feb/2012
標(biāo)準(zhǔn)包裝: 31
類型: 時(shí)鐘/頻率合成器,時(shí)鐘發(fā)生器,扇出配送
PLL:
輸入: LVTTL,晶體
輸出: PECL,SSTL-3
電路數(shù): 1
比率 - 輸入:輸出: 1:4
差分 - 輸入:輸出: 無/是
頻率 - 最大: 250MHz
除法器/乘法器: 是/無
電源電壓: 3 V ~ 3.6 V
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 24-SOIC(0.295",7.50mm 寬)
供應(yīng)商設(shè)備封裝: 24-SOIC
包裝: 管件
其它名稱: 1524AMLF
ICS1524A
10
ICS1524A Rev F 05/13/10
Name:
Output Enable Register
Register:
6 h
Index:
Read / Write
Bit Name Bit #
Reset Value
Description
OE_Pck
0
Output Enable for DPACLK Outputs (PECL, Pins 21, 20 )
OE_Tck
1
0
Output Enable for DPACLK Output (SSTL_3 Pin 17)
OE_P2
2
0
Output Enable for CLK Outputs (PECL, Pins 23, 22)
OE_T2
3
0
Output Enable for CLK Output (SSTL_3, Pin 16)
OE_F
4
0
Output Enable for FUNC Output (SSTL_3, Pin 15)
CK2_Inv
5
0
Select CLK Output Source (Pins 23, 22, 16)
Out_Scl
6-7
0
DPACLK Output Scaler (SSTL_3, Pin 17)
Bit
Name
Description
0
OE_Pck
Output Enable for DPACLK Outputs (PECL)
0 = High Z
1 = Enabled
1
OE_Tck
Output Enable for DPACLK Output (SSTL_3)
0 = High Z
1 = Enabled
2
OE_P2
Output Enable for CLK Outputs (PECL)
0 = High Z
1 = Enabled
3
OE_T2
Output Enable for CLK Output (SSTL_3)
0 = High Z
1 = Enabled
4
OE_F
Output Enable for FUNC Output (SSTL_3)
0 = High Z
1 = Enabled
5
Ck2_Inv
Select CLK Output Source (Pins 23, 22, 16)
0 = Half Speed DPA Delayed clock to CLK outputs
1 = Full Speed non-DPA Delayed clock to CLK outputs
6 -7
Out_Scl
Clock (DPACLK, pin 17) Scaler
00
1
01
2
10
4
11
8
DPACLK Divider
Bit 7
Bit 6
相關(guān)PDF資料
PDF描述
VE-263-MY-F4 CONVERTER MOD DC/DC 24V 50W
VI-BWN-MV-F3 CONVERTER MOD DC/DC 18.5V 150W
VI-BWN-MV-F2 CONVERTER MOD DC/DC 18.5V 150W
VI-2WR-MY-F1 CONVERTER MOD DC/DC 7.5V 50W
SY100EL90VZG TR IC TRANSLATOR TRIPLE 20-SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS1524AMLFT 功能描述:IC CLK GEN SSTL_3/PECL 24-SOIC RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:- 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標(biāo)準(zhǔn)包裝:96 系列:- 類型:時(shí)鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
ICS1524AMT 功能描述:IC CLK GEN SSTL_3/PECL 24-SOIC RoHS:否 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:- 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標(biāo)準(zhǔn)包裝:96 系列:- 類型:時(shí)鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
ICS1524M 制造商:ICS 制造商全稱:ICS 功能描述:Dual Output Phase Controlled SSTL-3/PECL Clock Generator
ICS1524MT 制造商:ICS 制造商全稱:ICS 功能描述:Dual Output Phase Controlled SSTL-3/PECL Clock Generator
ICS1526 制造商:ICS 制造商全稱:ICS 功能描述:Video Clock Synthesizer