參數(shù)資料
型號: ADCLK854BCPZ
廠商: Analog Devices Inc
文件頁數(shù): 12/16頁
文件大?。?/td> 0K
描述: IC CLOCK BUFFER MUX 2:12 48LFCSP
設(shè)計(jì)資源: Clock Distribution Circuit with Pin-Programmable Output Frequency, Output Logic Levels, and Fanout (CN0152)
標(biāo)準(zhǔn)包裝: 1
類型: 扇出緩沖器(分配),多路復(fù)用器
電路數(shù): 1
比率 - 輸入:輸出: 2:12
差分 - 輸入:輸出: 是/是
輸入: CML,CMOS,HSTL,LVDS,LVPECL
輸出: CMOS,LVDS
頻率 - 最大: 1.2GHz
電源電壓: 1.71 V ~ 1.89 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 48-VFQFN 裸露焊盤,CSP
供應(yīng)商設(shè)備封裝: 48-LFCSP
包裝: 托盤
ADCLK854
Rev. 0 | Page 5 of 16
CLOCK CHARACTERISTICS
Table 3. Clock Output Phase Noise
Parameter
Min
Typ
Max
Unit
Conditions
CLOCK-TO-LVDS ABSOLUTE PHASE NOISE
Input slew rate > 1 V/ns
1000 MHz
90
dBc/Hz
@ 10 Hz offset
108
dBc/Hz
@ 100 Hz offset
117
dBc/Hz
@ 1 kHz offset
126
dBc/Hz
@ 10 kHz offset
135
dBc/Hz
@ 100 kHz offset
141
dBc/Hz
@ 1 MHz offset
146
dBc/Hz
@ 10 MHz offset
CLOCK-TO-CMOS ABSOLUTE PHASE NOISE
Input slew rate > 1 V/ns
200 MHz
101
dBc/Hz
@ 10 Hz offset
119
dBc/Hz
@ 100 Hz offset
127
dBc/Hz
@ 1 kHz offset
138
dBc/Hz
@ 10 kHz offset
147
dBc/Hz
@ 100 kHz offset
153
dBc/Hz
@ 1 MHz offset
156
dBc/Hz
@ 10 MHz offset
LOGIC AND POWER CHARACTERISTICS
Table 4. Control Pin Characteristics
Parameter
Symbol
Min
Typ
Max
Unit
Conditions
CONTROL PINS (IN_SEL, CTRL_x, SLEEP) 1
Logic 1 Voltage
VIH
VS 0.4
V
Logic 0 Voltage
VIL
0.4
V
Logic 1 Current
IIH
5
8
20
μA
Logic 0 Current
IIL
5
+5
μA
Capacitance
2
pF
POWER
Supply Voltage Requirement
VS
1.71
1.8
1.89
V
VS = 1.8 V ± 5%
LVDS Outputs
Full operation
LVDS @ 100 MHz
84
100
mA
All outputs enabled as LVDS and loaded, RL = 100 Ω
LVDS @ 1200 MHz
175
215
mA
All outputs enabled as LVDS and loaded, RL = 100 Ω
CMOS Outputs
Full operation
CMOS @ 100 MHz
115
140
mA
All outputs enabled as CMOS and loaded, CL = 10 pF
CMOS @ 250 MHz
265
325
mA
All outputs enabled as CMOS and loaded, CL = 10 pF
SLEEP
3
mA
SLEEP pin pulled high; does not include power dissipated
in the external resistors
Power Supply Rejection 2
LVDS
PD
t
PSR
0.9
ps/mV
CMOS
PD
t
PSR
1.2
ps/mV
1 These pins each have a 200 kΩ internal pull-down resistor.
2 Change in tPD per change in VS.
相關(guān)PDF資料
PDF描述
ADCLK907BCPZ-WP IC CLK/DATA BUFF DVR 1:1 16LFCSP
ADCLK914BCPZ-WP IC CLK/DATA BUFF DVR 1:1 16LFCSP
ADCLK944BCPZ-R7 IC CLOCK BUFFER 1:4 7GHZ 16LFCSP
ADCLK946BCPZ IC CLK BUFFER 1:6 4.8GHZ 24LFCSP
ADCLK948BCPZ-REEL7 IC CLOCK BUFFER MUX 2:8 32-LFCSP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ADCLK854BCPZ-REEL7 功能描述:IC CLOCK BUFFER MUX 2:12 48LFCSP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘緩沖器,驅(qū)動(dòng)器 系列:- 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件
ADCLK905 制造商:AD 制造商全稱:Analog Devices 功能描述:Ultrafast SiGe ECL Clock/Data Buffers
ADCLK905/PCBZ 功能描述:BOARD EVAL FOR ADCLK905 16LFCSP RoHS:是 類別:編程器,開發(fā)系統(tǒng) >> 評估演示板和套件 系列:- 標(biāo)準(zhǔn)包裝:1 系列:- 主要目的:電信,線路接口單元(LIU) 嵌入式:- 已用 IC / 零件:IDT82V2081 主要屬性:T1/J1/E1 LIU 次要屬性:- 已供物品:板,電源,線纜,CD 其它名稱:82EBV2081
ADCLK905BCPZ-R2 功能描述:IC CLK/DATA BUFF DVR 1:1 16LFCSP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘緩沖器,驅(qū)動(dòng)器 系列:SIGe 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件
ADCLK905BCPZ-R7 功能描述:IC CLK/DATA BUFF DVR 1:1 16LFCSP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘緩沖器,驅(qū)動(dòng)器 系列:SIGe 產(chǎn)品培訓(xùn)模塊:High Bandwidth Product Overview 標(biāo)準(zhǔn)包裝:1,000 系列:Precision Edge® 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:4 差分 - 輸入:輸出:是/是 輸入:CML,LVDS,LVPECL 輸出:CML 頻率 - 最大:2.5GHz 電源電壓:2.375 V ~ 2.625 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-VFQFN 裸露焊盤,16-MLF? 供應(yīng)商設(shè)備封裝:16-MLF?(3x3) 包裝:帶卷 (TR)