參數(shù)資料
型號: ADAU1373BCBZ-R7
廠商: Analog Devices Inc
文件頁數(shù): 236/296頁
文件大?。?/td> 0K
描述: IC CODEC LP W/HDPH AMP 81WLSCP
標準包裝: 1
類型: 音頻編解碼器
數(shù)據(jù)接口: I²C,串行
分辨率(位): 24 b
ADC / DAC 數(shù)量: 1 / 2
三角積分調(diào)變:
S/N 比,標準 ADC / DAC (db): 96 / 96
動態(tài)范圍,標準 ADC / DAC (db): 96 / 96
電壓 - 電源,模擬: 1.62 V ~ 1.98 V
電壓 - 電源,數(shù)字: 1.08 V ~ 1.98 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 81-UFBGA,WLCSP
供應商設(shè)備封裝: 81-WLCSP(4.05x3.82)
包裝: 標準包裝
其它名稱: ADAU1373BCBZ-R7DKR
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁當前第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁
ADAU1373
Rev. 0 | Page 44 of 296
Figure 90 shows another option for similar functionality. The
circuit in Figure 90 does not use the amplifier to pull down the
JACKDET pin (Ball G5); instead, it uses an isolated switch in
the headphone jack.
SPKxN outputs. In addition, it monitors the junction temperature
internally and shuts down if the temperature exceeds 150°C ±
15°C. In fault situations, the amplifier is switched to high-Z
mode for safe and reliable operation.
The logic change of the JACKDET pin is reported in Bit 4,
Register 0x38. In addition, the debounced version of the logic
change is provided in Register 0xE6, Bit 1. Register 0x36 can be
used to control the state of the headphone amplifier and speaker
amplifier. Table 10 lists the possible settings.
The amplifier uses three-level PDM switching and an analog
modulator with internal feedback. This method ensures good
PSRR on the outputs. Three-level switching eliminates the need
for an external output filter for connecting the speakers. However,
it is important to ensure that the speakers be placed within 10 cm
from the ADAU1373 to reduce EMI from the switching outputs.
For best EMI performance, proper board layout is required. It is
recommended that the supply voltage pins (G1, G2, H2, and
H3) be decoupled to SPKGND (H4, H5, J1, and J5) with two
100 nF, X7R ceramic capacitors.
Table 10. Headphone/Speaker Amplifier Control Settings
JACKDET
Pin Status
Reg. 0x36,
Bit 1
Reg. 0x36,
Bit 0
Headphone
Amplifier
Status
Speaker
Amplifier
Status
0
No change
1
0
Power-down
No change
0
1
0
No change
Power-down
1
Power-down
The high efficiency amplifier outputs reduce power dissipation;
however, thermal performance depends on layout of the board.
The amplifier receives the input from the speaker mixer and
includes a circuit to prevent pop-and-click during turn off and
turn on.
0
1
No change
1 X = don’t care.
The amplifier output level can be controlled using Register 0x0D
(speaker out left gain control) and Register 0x0E (speaker out
right gain control).
For example, if Register 0x36, Bits[1:0] = 10 and JACKDET
is high, the headphone amplifier is shut down, and the speaker
amplifier status is unchanged. Note that the headphone or
speaker amplifier cannot be turned on automatically, based
on a JACKDET pin event. The amplifiers must be enabled via
Register 0x27, a power management register.
The amplifier can be set to work in mono or stereo mode using
Register 0x1F. In mono mode, the left and right channel signals
are mixed before being output to the speaker. The summed signal
can be made available to either the left or right speaker output.
SPEAKER OUTPUT
Register 0x1F, Bits[5:4] can be used to set the mono amplifier
mode for higher output current capability to drive low impedance
loads. In this mode, the left and right channel output FETs are
fed from one modulator only. The corresponding left and right
channel outputs must be connected externally to take advantage
of the low impedance drive capability.
The ADAU1371 provides stereo Class-D amplifier outputs to
drive the speakers directly. The three-level switching scheme
allows the speaker load to be connected directly without any
output filters; it also reduces idle power consumption and EMI by
reducing switching. The amplifier outputs are differential and use
full bridge topology. The amplifier has basic protections, such as
the output short to SPKVDD, SPKGND, and the SPKxP and
The default amplifier gain is 12 dB; it can be changed to 18 dB
using Register 0x1F, Bit 3 (right channel) and Bit 2 (left channel).
0897
5-
108
2k
AINxP
2.5mm/3.5mm
MINI JACK
PCB
ADAU1373
JACK EVENT
DETECT
PROG
MIC-BIAS2
MIC-PRE2
HP-L
HP-R
JACKDET
MICBIASx
HPL
HPR
SGND
1F
+
SPKVDD
100k
TYP
Figure 90. Headphone Jack Detect Option 2
相關(guān)PDF資料
PDF描述
VI-22K-IY-F1 CONVERTER MOD DC/DC 40V 50W
VI-22J-IY-F2 CONVERTER MOD DC/DC 36V 50W
VI-22H-IY-F3 CONVERTER MOD DC/DC 52V 50W
VI-224-IY-F4 CONVERTER MOD DC/DC 48V 50W
VI-223-IY-F2 CONVERTER MOD DC/DC 24V 50W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ADAU1373BCBZ-RL 功能描述:IC CODEC LP CLASS G HP 81WLCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標準包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標準 ADC / DAC (db):81.5 / 88 動態(tài)范圍,標準 ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應商設(shè)備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1381 制造商:AD 制造商全稱:Analog Devices 功能描述:Low Noise Stereo Codec with Enhanced Recording and Playback Processing
ADAU1381BCBZ-RL 功能描述:IC AUDIO CODEC STEREO LN 30WLCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標準包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標準 ADC / DAC (db):81.5 / 88 動態(tài)范圍,標準 ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應商設(shè)備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1381BCBZ-RL7 功能描述:IC AUDIO CODEC STEREO LN 30WLCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標準包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標準 ADC / DAC (db):81.5 / 88 動態(tài)范圍,標準 ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應商設(shè)備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1381BCPZ 功能描述:IC AUDIO CODEC STEREO LN 32LFCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標準包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標準 ADC / DAC (db):81.5 / 88 動態(tài)范圍,標準 ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應商設(shè)備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)