All input signals are specified with tr = tf = 1 ns/V (10% to 90% of V
參數(shù)資料
型號: AD5590BBC
廠商: Analog Devices Inc
文件頁數(shù): 2/44頁
文件大?。?/td> 0K
描述: IC ADC I/O PORT16 W/AMP 80CSPBGA
標(biāo)準(zhǔn)包裝: 1
位數(shù): 12
采樣率(每秒): 1M
數(shù)據(jù)接口: DSP,MICROWIRE?,QSPI?,串行,SPI?
轉(zhuǎn)換器數(shù)目: 2
功率耗散(最大): 12.5mW
電壓電源: 單電源
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 80-LFBGA,CSPBGA
供應(yīng)商設(shè)備封裝: 80-CSP-BGA(10x10)
包裝: 托盤
輸入數(shù)目和類型: 16 個(gè)單端,單極
AD5590
Rev. A | Page 10 of 44
DAC Timing Characteristics
All input signals are specified with tr = tf = 1 ns/V (10% to 90% of VDD) and timed from a voltage level of (VIL + VIH)/2. See Figure 4.
DACVDD = 4.5 V to 5.5 V. All specifications TMIN to TMAX, unless otherwise noted.
Table 6.
Parameter1
Limit at TMIN, TMAX; DACVDD = 2.7 V to 5.5 V
Unit
Conditions/Comments
t12
20
ns min
DSCLK cycle time
t2
8
ns min
DSCLK high time
t3
8
ns min
DSCLK low time
t4
13
ns min
DSYNC to DSCLK falling edge setup time
t5
4
ns min
Data setup time
t6
4
ns min
Data hold time
t7
0
ns min
DSCLK falling edge to DSYNC rising edge
t8
15
ns min
Minimum DSYNC high time
t9
13
ns min
DSYNC rising edge to DSCLK fall ignore
t10
0
ns min
DSCLK falling edge to DSYNC fall ignore
t11
10
ns min
LDAC pulse width low
t12
15
ns min
DSCLK falling edge to LDAC rising edge
t13
5
ns min
CLR pulse width low
t14
0
ns min
DSCLK falling edge to LDAC falling edge
t15
300
ns typ
CLR pulse activation time
1
Sample tested at 25°C to ensure compliance.
2
Maximum DSCLK frequency is 50 MHz at VDD = 2.7 V to 5.5 V. Guaranteed by design and characterization; not production tested.
t4
t3
DSCLK
DSYNCx
DDIN
t1
t2
t5
t6
t7
t8
DB31
t9
t10
t11
t12
LDAC1
LDAC2
t14
1ASYNCHRONOUS LDAC UPDATE MODE.
2SYNCHRONOUS LDAC UPDATE MODE.
CLR
t13
t15
VOUTx
DB0
07691-
004
Figure 4. DAC Timing Characteristics
相關(guān)PDF資料
PDF描述
AD5621BKSZ-500RL7 IC DAC 12BIT SPI 5V SC70-6
AD5626BRMZ-REEL7 IC DAC NANO 12BIT 8-MSOP
AD5662BRM-1 IC DAC 16BIT BUFF V-OUT 8-MSOP
AD5663RBCPZ-3R2 IC DAC NANO 16BIT DUAL 10-LFCSP
AD5664BCPZ-R2 IC DAC NANO 16BIT QUAD 10-LFCSP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD5590BBCZ 功能描述:IC ADC I/O PORT-16 AMP 80-CSPBGA RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器 系列:- 其它有關(guān)文件:TSA1204 View All Specifications 標(biāo)準(zhǔn)包裝:1 系列:- 位數(shù):12 采樣率(每秒):20M 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:2 功率耗散(最大):155mW 電壓電源:模擬和數(shù)字 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-TQFP 供應(yīng)商設(shè)備封裝:48-TQFP(7x7) 包裝:Digi-Reel® 輸入數(shù)目和類型:4 個(gè)單端,單極;2 個(gè)差分,單極 產(chǎn)品目錄頁面:1156 (CN2011-ZH PDF) 其它名稱:497-5435-6
AD5592RBCBZ-1-RL7 功能描述:IC DAC/ADC 12BIT OCT SPI 16WLCSP 制造商:analog devices inc. 系列:- 包裝:剪切帶(CT) 零件狀態(tài):在售 類型:ADC,DAC 分辨率(位):12 b 采樣率(每秒):400k 數(shù)據(jù)接口:SPI 電壓源:單電源 電壓 - 電源:2.7 V ~ 5.5 V 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:16-UFBGA,WLCSP 供應(yīng)商器件封裝:16-WLCSP(1.96x1.96) 標(biāo)準(zhǔn)包裝:1
AD5592RBCBZ-RL7 功能描述:IC DAC/ADC 12BIT OCT SPI 16WLCSP 制造商:analog devices inc. 系列:* 零件狀態(tài):在售 標(biāo)準(zhǔn)包裝:1
AD5592RBCPZ-1-RL7 功能描述:IC DAC/ADC 12BIT OCT SPI 16LFCSP 制造商:analog devices inc. 系列:* 零件狀態(tài):在售 標(biāo)準(zhǔn)包裝:1
AD5592RBCPZ-RL7 功能描述:IC DAC/ADC 12BIT OCT SPI 16LFCSP 制造商:analog devices inc. 系列:- 包裝:剪切帶(CT) 零件狀態(tài):在售 類型:ADC,DAC 分辨率(位):12 b 采樣率(每秒):400k 數(shù)據(jù)接口:SPI 電壓源:單電源 電壓 - 電源:2.7 V ~ 5.5 V 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:16-WFQFN,CSP 供應(yīng)商器件封裝:16-LFCSP-WQ(3x3) 標(biāo)準(zhǔn)包裝:1