<nobr id="jtbgh"><strike id="jtbgh"><wbr id="jtbgh"></wbr></strike></nobr>
  • <dd id="jtbgh"></dd>
  • <rt id="jtbgh"><pre id="jtbgh"><menu id="jtbgh"></menu></pre></rt>
    <thead id="jtbgh"><strong id="jtbgh"><i id="jtbgh"></i></strong></thead>
    <pre id="jtbgh"><menu id="jtbgh"></menu></pre>
            
    
    
    參數(shù)資料
    型號: XCV300E-8BG432C
    廠商: Xilinx Inc
    文件頁數(shù): 216/233頁
    文件大?。?/td> 0K
    描述: IC FPGA 1.8V C-TEMP 432-MBGA
    產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
    標(biāo)準(zhǔn)包裝: 1
    系列: Virtex®-E
    LAB/CLB數(shù): 1536
    邏輯元件/單元數(shù): 6912
    RAM 位總計(jì): 131072
    輸入/輸出數(shù): 316
    門數(shù): 411955
    電源電壓: 1.71 V ~ 1.89 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 432-LBGA,金屬
    供應(yīng)商設(shè)備封裝: 432-MBGA(40x40)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁當(dāng)前第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁
    Virtex-E 1.8 V Field Programmable Gate Arrays
    R
    DS022-3 (v3.0) March 21, 2014
    Module 3 of 4
    Production Product Specification
    23
    — OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
    DLL Clock Tolerance, Jitter, and Phase Information
    All DLL output jitter and phase specifications determined through statistical measurement at the package pins using a clock
    mirror configuration and matched drivers.
    CLKDLLHF
    CLKDLL
    Units
    Description
    Symbol
    F
    CLKIN
    Min
    Max
    Min
    Max
    Input Clock Period Tolerance
    TIPTOL
    -1.0
    -
    1.0
    ns
    Input Clock Jitter Tolerance (Cycle to Cycle)
    TIJITCC
    -
    ± 150
    -
    ± 300
    ps
    Time Required for DLL to Acquire Lock(6)
    TLOCK
    > 60 MHz
    -
    20
    -
    20
    μs
    50 - 60 MHz
    -
    25
    μs
    40 - 50 MHz
    -
    50
    μs
    30 - 40 MHz
    -
    90
    μs
    25 - 30 MHz
    -
    120
    μs
    Output Jitter (cycle-to-cycle) for any DLL Clock Output(1)
    TOJITCC
    ± 60
    ps
    Phase Offset between CLKIN and CLKO(2)
    TPHIO
    ± 100
    ps
    Phase Offset between Clock Outputs on the DLL(3)
    TPHOO
    ± 140
    ps
    Maximum Phase Difference between CLKIN and CLKO(4)
    TPHIOM
    ± 160
    ps
    Maximum Phase Difference between Clock Outputs on the DLL(5)
    TPHOOM
    ± 200
    ps
    Notes:
    1.
    Output Jitter is cycle-to-cycle jitter measured on the DLL output clock and is based on a maximum tap delay resolution, excluding
    input clock jitter.
    2.
    Phase Offset between CLKIN and CLKO is the worst-case fixed time difference between rising edges of CLKIN and CLKO,
    excluding Output Jitter and input clock jitter.
    3.
    Phase Offset between Clock Outputs on the DLL is the worst-case fixed time difference between rising edges of any two DLL
    outputs, excluding Output Jitter and input clock jitter.
    4.
    Maximum Phase Difference between CLKIN an CLKO is the sum of Output Jitter and Phase Offset between CLKIN and CLKO,
    or the greatest difference between CLKIN and CLKO rising edges due to DLL alone (excluding input clock jitter).
    5.
    Maximum Phase DIfference between Clock Outputs on the DLL is the sum of Output JItter and Phase Offset between any DLL
    clock outputs, or the greatest difference between any two DLL output rising edges sue to DLL alone (excluding input clock jitter).
    6.
    Add 30% to the value for industrial grade parts.
    相關(guān)PDF資料
    PDF描述
    HMC60DRTH-S734 CONN EDGECARD 120PS DIP .100 SLD
    XCV300E-7BG432I IC FPGA 1.8V I-TEMP 432-MBGA
    HMC60DREN-S734 CONN EDGECARD 120PS .100 EYELET
    745538-8 CONN CASSETTE 33POS RCPT KIT 4PC
    HMC60DREH-S734 CONN EDGECARD 120PS .100 EYELET
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    XCV300E-8BG432C0773 制造商:Rochester Electronics LLC 功能描述: 制造商:Xilinx 功能描述:
    XCV300E-8BG432I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays
    XCV300E8BGG432C 制造商:Xilinx 功能描述:
    XCV300E-8CS144C 制造商:XILINX 制造商全稱:XILINX 功能描述:Field Programmable Gate Arrays
    XCV300E-8CS144I 制造商:XILINX 制造商全稱:XILINX 功能描述:Field Programmable Gate Arrays