<rp id="j2van"><em id="j2van"></em></rp>

      1. <div id="j2van"><thead id="j2van"></thead></div>
          1. 收藏本站
            • 您好,
              買賣IC網(wǎng)歡迎您。
            • 請登錄
            • 免費注冊
            • 我的買賣
            • 新采購0
            • VIP會員服務(wù)
            • [北京]010-87982920
            • [深圳]0755-82701186
            • 網(wǎng)站導(dǎo)航
            發(fā)布緊急采購
            • IC現(xiàn)貨
            • IC急購
            • 電子元器件
            VIP會員服務(wù)
            • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄4224 > XC5VLX50T-1FF1136C (Xilinx Inc)IC FPGA VIRTEX-5 50K 1136FBGA PDF資料下載
            參數(shù)資料
            型號: XC5VLX50T-1FF1136C
            廠商: Xilinx Inc
            文件頁數(shù): 39/91頁
            文件大小: 0K
            描述: IC FPGA VIRTEX-5 50K 1136FBGA
            產(chǎn)品變化通告: Step Intro and Pkg Change 11/March/2008
            標準包裝: 1
            系列: Virtex®-5 LXT
            LAB/CLB數(shù): 3600
            邏輯元件/單元數(shù): 46080
            RAM 位總計: 2211840
            輸入/輸出數(shù): 480
            電源電壓: 0.95 V ~ 1.05 V
            安裝類型: 表面貼裝
            工作溫度: 0°C ~ 85°C
            封裝/外殼: 1136-BBGA,F(xiàn)CBGA
            供應(yīng)商設(shè)備封裝: 1136-FCBGA
            配用: 568-5088-ND - BOARD DEMO DAC1408D750
            122-1586-ND - BOARD EVAL FOR VIRTEX-5 ML555
            HW-V5-ML561-UNI-G-ND - EVALUATION PLATFORM VIRTEX-5
            HW-V5-ML550-UNI-G-ND - EVALUATION PLATFORM VIRTEX-5
            HW-V5-ML521-UNI-G-ND - EVALUATION PLATFORM VIRTEX-5
            HW-AFX-FF1136-500-G-ND - BOARD DEV VIRTEX 5 FF1136
            HW-V5GBE-DK-UNI-G-ND - KIT DEV V5 LXT GIGABIT ETHERNET
            122-1508-ND - EVALUATION PLATFORM VIRTEX-5
            第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁當前第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁
            Virtex-5 FPGA Data Sheet: DC and Switching Characteristics
            DS202 (v5.3) May 5, 2010
            www.xilinx.com
            Product Specification
            44
            Input/Output Delay Switching Characteristics
            CLB Switching Characteristics
            Table 64: Input/Output Delay Switching Characteristics
            Symbol
            Description
            Speed Grade
            Units
            -3
            -2
            -1
            IDELAYCTRL
            TIDELAYCTRLCO_RDY
            Reset to Ready for IDELAYCTRL
            3.00
            s
            FIDELAYCTRL_REF
            REFCLK frequency
            200.00
            MHz
            IDELAYCTRL_REF_PRECISION
            REFCLK precision
            ±10
            MHz
            TIDELAYCTRL_RPW
            Minimum Reset pulse width
            50.00
            ns
            IODELAY
            TIDELAYRESOLUTION
            IODELAY Chain Delay Resolution
            1/(64 x FREF x1e6)(1)
            ps
            TIDELAYPAT_JIT
            Pattern dependent period jitter in delay chain
            for clock pattern
            000
            Note 2
            Pattern dependent period jitter in delay chain
            for random data pattern (PRBS 23)
            ±5
            Note 2
            TIODELAY_CLK_MAX
            Maximum frequency of CLK input to IODELAY
            300
            250
            MHz
            TIODCCK_CE / TIODCKC_CE
            CE pin Setup/Hold with respect to CK
            0.29
            –0.06
            0.34
            –0.06
            0.42
            –0.06
            ns
            TIODCK_INC/ TIODCKC_INC
            INC pin Setup/Hold with respect to CK
            0.18
            0.02
            0.20
            0.04
            0.24
            0.06
            ns
            TIODCK_RST/ TIODCKC_RST
            RST pin Setup/Hold with respect to CK
            0.25
            –0.12
            0.28
            –0.12
            0.33
            –0.12
            ns
            TIODDO_T
            TSCONTROL delay to MUXE/MUXF switching
            and through IODELAY
            Note 3
            TIODDO_IDATAIN
            Propagation delay through IODELAY
            Note 3
            TIODDO_ODATAIN
            Propagation delay through IODELAY
            Note 3
            Notes:
            1.
            Average Tap Delay at 200 MHz = 78 ps.
            2.
            Units in ps, peak-to-peak per tap, in High Performance mode.
            3.
            Delay depends on IODELAY tap setting. See TRACE report for actual values.
            Table 65: CLB Switching Characteristics
            Symbol
            Description
            Speed Grade
            Units
            -3
            -2
            -1
            Combinatorial Delays
            TILO
            An – Dn LUT address to A
            0.08
            0.09
            0.10
            ns, Max
            An – Dn LUT address to AMUX/CMUX
            0.20
            0.22
            0.25
            ns, Max
            An – Dn LUT address to BMUX_A
            0.31
            0.35
            0.40
            ns, Max
            TITO
            An – Dn inputs to A – D Q outputs
            0.67
            0.77
            0.90
            ns, Max
            TAXA
            AX inputs to AMUX output
            0.39
            0.44
            0.53
            ns, Max
            TAXB
            AX inputs to BMUX output
            0.46
            0.52
            0.61
            ns, Max
            TAXC
            AX inputs to CMUX output
            0.31
            0.36
            0.42
            ns, Max
            TAXD
            AX inputs to DMUX output
            0.55
            0.62
            0.73
            ns, Max
            TBXB
            BX inputs to BMUX output
            0.36
            0.41
            0.48
            ns, Max
            TBXD
            BX inputs to DMUX output
            0.45
            0.51
            0.59
            ns, Max
            相關(guān)PDF資料
            PDF描述
            XC5VLX50T-1FFG1136C IC FPGA VIRTEX-5 50K 1136FBGA
            AT24C02C-XHM-T IC EEPROM 2KBIT 1MHZ 8TSSOP
            XC2V1500-4FF896I IC FPGA VIRTEX-II 896FCBGA
            AT24C02C-STUM-T IC EEPROM 2KBIT 1MHZ SOT23-5
            XC2V1500-5FFG896C IC FPGA VIRTEX-II 1.5M 896-FBGA
            相關(guān)代理商/技術(shù)參數(shù)
            參數(shù)描述
            XC5VLX50T-1FF1136CES 制造商:Xilinx 功能描述:
            XC5VLX50T-1FF1136I 功能描述:IC FPGA VIRTEX-5 50K 1136FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-5 LXT 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標準包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
            XC5VLX50T-1FF1138CES 制造商:Xilinx 功能描述:
            XC5VLX50T-1FF665C 功能描述:IC FPGA VIRTEX-5 50K 665FCBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-5 LXT 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標準包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
            XC5VLX50T-1FF665CES 制造商:Xilinx 功能描述:
            發(fā)布緊急采購,3分鐘左右您將得到回復(fù)。

            采購需求

            (若只采購一條型號,填寫一行即可)

            發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

            發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

            *型號 *數(shù)量 廠商 批號 封裝
            添加更多采購

            我的聯(lián)系方式

            *
            *
            *
            • VIP會員服務(wù) |
            • 廣告服務(wù) |
            • 付款方式 |
            • 聯(lián)系我們 |
            • 招聘銷售 |
            • 免責條款 |
            • 網(wǎng)站地圖

            感谢您访问我们的网站,您可能还对以下资源感兴趣:

            三级特黄60分钟在线观看,美女在线永久免费网站,边吃奶边摸下很爽视频,娇妻在厨房被朋友玩得呻吟`