參數(shù)資料
型號(hào): UPD70F3201YGC-YEU-A
廠商: Renesas Electronics America
文件頁(yè)數(shù): 150/235頁(yè)
文件大小: 0K
描述: MCU 32BIT I2C 100TQFP
標(biāo)準(zhǔn)包裝: 200
系列: V850ES/Sx2
核心處理器: V850ES
芯體尺寸: 32-位
速度: 20MHz
連通性: CSI,EBI/EMI,I²C,UART/USART
外圍設(shè)備: DMA,PWM,WDT
輸入/輸出數(shù): 68
程序存儲(chǔ)器容量: 256KB(256K x 8)
程序存儲(chǔ)器類(lèi)型: 閃存
RAM 容量: 16K x 8
電壓 - 電源 (Vcc/Vdd): 2.2 V ~ 2.7 V
數(shù)據(jù)轉(zhuǎn)換器: A/D 12x10b; D/A 2x8b
振蕩器型: 外部
工作溫度: -40°C ~ 85°C
封裝/外殼: 100-TQFP
包裝: 托盤(pán)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)當(dāng)前第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)
2010 Microchip Technology Inc.
DS39905E-page 319
PIC24FJ256GA110 FAMILY
APPENDIX A:
REVISION HISTORY
Revision A (December 2007)
Original data sheet for the PIC24FJ256GA110 family of
devices.
Revision B (February 2008)
and minor edits to text throughout document.
Revision C (April 2009)
Updates to all Pin Diagrams to reflect the correct order
of priority for multiplexed peripherals and adds the
ASCK1 pin function.
Adds packaging information for the new 64-pin QFN
and the Product Information System.
revised code examples in assembler and new code
examples in C.
revised information, particularly Table 6-3.
Adds the INTTREG register to Section 4.0 “Memory
Makes several additions and changes to Section 10.0
, including:
revisions to Table 10-3, “Selectable Output
Sources”
addition of the ALTRP register (and in Section 4.0
)
to include references to the ASCK1 pin function.
Updates Section 20.0
with new
illustrations and a revised Section 20.1 “User
.
by changing all references to AD1CHS0 to
AD1CHS (as well as other locations in the document).
Also revises bit field descriptions in registers:
AD1CON3 (bits 7:0) and AD1CHS (bits 12:8).
Makes minor text edits to bit descriptions in
with revised text on the operation of the regulator
during POR and Standby mode.
references to programming via the interface.
Makes multiple additions and changes to Section 28.0
, including:
DC current characteristics for extended
temperature operation (125°C)
New DC characteristics of VBOR, VBG, TBG and
ICNPD
Addition of new VPEW specification for VDDCORE
New AC characteristics for internal oscillator
start-up time (TLPRC)
Combination of all Internal RC Accuracy
information into a single table
Makes other minor typographic corrections throughout
the text.
Revision D (December 2009)
with the most current
version.
Corrects annotations to the CN70 pin function in
Corrects annotations to remappable output function 30
Corrects the definitions for the WPEND and
WPFP<7:0> Configuration bits in Register 25-3 of
with additional data for IDD at 60°C. Also corrects
occurrences of “DISVREG” throughout the chapter,
replacing them with “ENVREG” and the proper
VDD/VSS connection information.
Makes other minor typographic corrections throughout
the text.
Revision E (November 2010)
with the most current
version.
with tables being added and replaced from the FRM
chapters.
相關(guān)PDF資料
PDF描述
UPD70F3452GC-UBT-A MCU 32BIT 256KB FLASH 80LQFP
UPD70F3714GC-8BS-A MCU 32BIT V850ES/LX2 64-LQFP
UPD70F3757GJ-GAE-AX MCU 32BIT V850ES/HX3 144-LQFP
UPD720101GJ-UEN-A HOST CTLR USB 2.0 144-LQFP
UPD720102F1-CA7-A IC HOST CTLR USB2.0 3-PORT BGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
UPD70F3204 制造商:NEC 制造商全稱:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD70F3204F1-EA6 制造商:NEC 制造商全稱:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD70F3204F1-EA6-A 制造商:Renesas Electronics Corporation 功能描述:
UPD70F3204Y 制造商:NEC 制造商全稱:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD70F3204YF1-EA6 制造商:NEC 制造商全稱:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS