參數(shù)資料
型號(hào): TMX320TCI6482ZTZ8
廠商: Texas Instruments, Inc.
元件分類: 數(shù)字信號(hào)處理
英文描述: Communications Infrastructure Digital Signal Processor
中文描述: 通信基礎(chǔ)設(shè)施的數(shù)字信號(hào)處理器
文件頁數(shù): 57/255頁
文件大?。?/td> 1893K
代理商: TMX320TCI6482ZTZ8
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁當(dāng)前第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁
www.ti.com
TMS320TCI6482
Communications Infrastructure Digital Signal Processor
SPRS246F–APRIL 2005–REVISED MAY 2007
The multiply factor of the PLL1 Controller is not selected through the configuration pins. The PLL1 multiply
factor is set in software through the PLL1 controller registers after device reset. The PLL2 multiply factor is
fixed. For more information, see
Section 8.7
,
PLL1 and PLL1 Controller
, and
Section 8.8
,
PLL2 and PLL2
Controller
.
On the TCI6482 device, the PCI peripheral pins are multiplexed with the HPI pins and partially multiplexed
with the UTOPIA pins. The PCI_EN pin selects the function for the HPI/PCI multiplexed pins. The PCI66,
PCI_EEAI, and HPI_WIDTH control other functions of the PCI and HPI peripherals.
Table 3-2
describes
the effect of the PCI_EN, PCI66, PCI_EEAI, and HPI_WIDTH configuration pins.
Table 3-2. PCI_EN, PCI66, PCI_EEAI, and HPI_WIDTH Peripheral Selection (HPI and PCI)
CONFIGURATION PIN SETTING
(1)
PCI66
PCI_EN PIN
AEA6 PIN
[Y29]
[U27]
0
0
0
0
PERIPHERAL FUNCTION SELECTED
PCI_EEAI
AEA8 PIN
[P25]
(1)
0
0
HPI_WIDTH
AEA14 PIN
[R25]
0
1
HPI DATA
LOWER
HPI DATA
UPPER
32-BIT PCI
(66-/33-MHz)
PCI
AUTO-INIT
Enabled
Enabled
Hi-Z
Enabled
Disabled
Disabled
N/A
N/A
Enabled
1
1
1
X
Disabled
(via External I2C
EEPROM)
Disabled
Disabled
(default values)
Enabled
(via External I2C
EEPROM)
Enabled
(66 MHz)
1
1
0
X
Disabled
1
0
0
X
Disabled
Enabled
(33 MHz)
1
0
1
X
Disabled
(1)
PCI_EEAI is latched at reset as a configuration input. If PCI_EEAI is set as one, then default values are loaded from an external I2C
EEPROM.
The UTOPIA and EMAC/MDIO pins are also multiplexed on the TCI6482 device. The UTOPIA_EN
function (AEA12 pin) controls the function of these multiplexed pins. The MAC_SEL[1:0] configuration pins
(AEA[10:9) control which interface is used by the EMAC/MDIO. Note that since the PCI shares some pins
with the UTOPIA peripheral, its state also affects the operation of the UTOPIA.
Table 3-3
describes the
effect of the UTOPIA_EN, PCI_EN, and MACSEL[1:0] configuration pins.
Table 3-3. UTOPIA_EN, and MAC_SEL[1:0] Peripheral Selection (UTOPIA and EMAC)
CONFIGURATION PIN SETTING
PERIPHERAL FUNCTION SELECTED
MAC_SEL[1:0]
AEA[10:9] PINS
[M25, M27]
UTOPIA_EN
AEA12 PIN [R28]
PCI_EN PIN
[Y29]
EMAC/MDIO
UTOPIA
10/100 EMAC/MDIO with MII Interface
[default]
10/100 EMAC/MDIO with RMII
Interface
10/100/1000 EMAC/MDIO with GMII
Interface
10/100/1000 EMAC/MDIO with RGMII
Interface
(1)
Disabled
10/100/1000 EMAC/MDIO with RGMII
Interface
(1)
0
x
00b
Disabled
0
x
01b
Disabled
0
x
10b
Disabled
0
x
11b
Disabled
1
0
00b, 01b, or 10b
UTOPIA Slave with Full Functionality
1
0
11b
UTOPIA Slave with Full Functionality
UTOPIA Slave with Single PHY Mode
Only
UTOPIA Slave with Single PHY Mode
Only
1
1
00b, 01b, or 10b
Disabled
10/100/1000 EMAC/MDIO with RGMII
Interface
(1)
1
1
11b
(1)
RGMII interface requires a 1.5-/1.8-V I/O supply.
Submit Documentation Feedback
Device Configuration
57
相關(guān)PDF資料
PDF描述
TMX320TCI6482ZTZA Communications Infrastructure Digital Signal Processor
TMX320TCI6482ZTZA8 Communications Infrastructure Digital Signal Processor
TMX380SRAFNL Communications Interface
TMX70A2400AJDL Modem Controller
TMX99532NL MODEM
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TMX320TCI6616XCYP 制造商:Texas Instruments 功能描述:
TMX320VC33PGE 制造商:Texas Instruments 功能描述:
TMX320VC5401PGE50 制造商:Rochester Electronics LLC 功能描述:- Bulk
TMX320VC5402GGLL100 制造商:Rochester Electronics LLC 功能描述:- Bulk
TMX320VC5402GGU100 制造商:Rochester Electronics LLC 功能描述:- Bulk