參數(shù)資料
型號: ST90E158P9L0
廠商: STMICROELECTRONICS
元件分類: 微控制器/微處理器
英文描述: 16-BIT, UVPROM, 16 MHz, MICROCONTROLLER, CQCC84
封裝: WINDOWED, CERAMIC, LCC-84
文件頁數(shù): 40/189頁
文件大?。?/td> 3326K
代理商: ST90E158P9L0
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁當(dāng)前第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁
134/189
SERIAL PERIPHERAL INTERFACE (SPI)
SERIAL PERIPHERAL INTERFACE (Cont’d)
9.4.5 Working With Other Protocols
The SPI peripheral offers the following facilities for
operation with S-bus/I2C-bus and IM-bus proto-
cols:
s
Interrupt request on start/stop detection
s
Hardware clock synchronisation
s
Arbitration lost flag with an automatic set of data
line
Note that the I/O bit associated with the SPI should
be returned to a defined state as a normal I/O pin
before changing the SPI protocol.
The following paragraphs provide information on
how to manage these protocols.
9.4.6 I2C-bus Interface
The I2C-bus is a two-wire bidirectional data-bus,
the two lines being SDA (Serial DAta) and SCL
(Serial CLock). Both are open drain lines, to allow
arbitration. As shown in Figure 67, data is toggled
with clock low. An IC bus start condition is the
transition on SDI from 1 to 0 with the SCK held
high. In a stop condition, the SCK is also high and
the transition on SDI is from 0 to 1. During both of
these conditions, if SPEN = 0 and BMS = 1 then
an interrupt request is performed.
Each transmission consists of nine clock pulses
(SCL line). The first 8 pulses transmit the byte
(MSB first), the ninth pulse is used by the receiver
to acknowledge.
Figure 66. S-Bus / I2C-bus Peripheral
Compatibility without S-Bus Chip Select
9
相關(guān)PDF資料
PDF描述
ST90158P9C6 16-BIT, MROM, 16 MHz, MICROCONTROLLER, PQCC84
ST90E28L1/ES 16-BIT, UVPROM, 24 MHz, MICROCONTROLLER, CQCC44
ST90E30D1/ES 16-BIT, UVPROM, 24 MHz, MICROCONTROLLER, CDIP56
ST90E30L1/ES 16-BIT, UVPROM, 24 MHz, MICROCONTROLLER, CQCC68
ST90T30B6 16-BIT, OTPROM, 24 MHz, MICROCONTROLLER, PDIP56
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ST90E20 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Microcontroller
ST90E21 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Microcontroller
ST90E23 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Microcontroller
ST90E26D1 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-Bit Microcontroller
ST90E26D6 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-Bit Microcontroller