參數(shù)資料
型號(hào): SSTUAF32865AHLFT
廠商: IDT, Integrated Device Technology Inc
文件頁(yè)數(shù): 2/16頁(yè)
文件大小: 0K
描述: IC REGIST BUFF 25BIT DDR2 160BGA
標(biāo)準(zhǔn)包裝: 1,000
邏輯類型: 1:2 寄存緩沖器,帶奇偶位
電源電壓: 1.7 V ~ 1.9 V
位數(shù): 28
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 160-LFBGA
供應(yīng)商設(shè)備封裝: 160-CABGA(9x13)
包裝: 帶卷 (TR)
ICSSSTUAF32865A
2
8-BIT CONFIGURABLE REGISTERED BUFFER FOR DDR2
COMMERCIAL TEMPERATURE GRADE
2
8-BIT CONFIGURABLE REGISTERED BUFFER FOR DDR2
10
ICSSSTUAF32865A
7097/1
1
Timing Requirements Over Recommended Operating Free-Air Temperature
Range
Switching Characteristics Over Recommended Free Air Operating Range
(unless otherwise noted)
Symbol
Parameter
VDD = 1.8V ± 0.1V
Units
Min.
Max.
fCLOCK
Clock Frequency
410
MHz
tW
Pulse Duration; CLK, CLK HIGH or LOW
1
ns
tACT
Differential Inputs Active Time1
1
VREF must be held at a valid input voltage level and data inputs must be held at valid logic levels for a
minimum time of tACT(max) after RESET is taken HIGH.
10
ns
tINACT
Differential Inputs Inactive Time2
2
VREF, data, and clock inputs must be held at a valid input voltage levels (not floating) for a minimum
time of tINACT(max) after RESET is taken LOW.
15
ns
tSU
Setup
Time
DCS0 before CLK
↑ , CLK↓, DCS and CSGateEN
HIGH; DCS1 before CLK
↑ , CLK↓, DCS0 and
CSGateEN HIGH
0.7
ns
DCSn, DODT, DCKE, and Dn after CLK
↑ , CLK↓
0.5
PARIN after CLK
↑ , CLK↓
0.5
tH
Hold
Time
DCSn, DODT, DCKE, and Dn after CLK
↑ , CLK↓
0.5
ns
PARIN after CLK
↑ , CLK↓
0.5
Symbol
Parameter
VDD = 1.8V ± 0.1V
Units
Min.
Max.
fMAX
Max Input Clock Frequency
410
MHz
tPDM
Propagation Delay, single bit switching, CLK
↑ to CLK↓to Qn
1.3
1.9
ns
tPDMSS
Propagation Delay, simultaneous switching, CLK
↑ to CLK↓to
Qn
2ns
tLH
LOW to HIGH Propagation Delay, CLK
↑ to CLK↓to PTYERR
1.2
3
ns
tHL
HIGH to LOW Propagation Delay, CLK
↑ to CLK↓to PTYERR
13
ns
tPHL
HIGH to LOW Propagation Delay, RESET
↓to Qn↓
3ns
tPLH
LOW to HIGH Propagation Delay, RESET
↓to PTYERR↑
3ns
相關(guān)PDF資料
PDF描述
VE-2ND-IU-F1 CONVERTER MOD DC/DC 85V 200W
MS27468E13F35PB CONN RCPT 22POS JAM NUT W/PINS
V300C48M150B2 CONVERTER MOD DC/DC 48V 150W
VE-B4N-MW-F4 CONVERTER MOD DC/DC 18.5V 100W
MS3101F12-5P CONN RCPT 1POS FREE HNG W/PINS
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SSTUAF32866BHLF 功能描述:IC REGIST BUFF 25BIT DDR2 96-BGA RoHS:是 類別:集成電路 (IC) >> 邏輯 - 專用邏輯 系列:- 產(chǎn)品變化通告:Product Discontinuation 25/Apr/2012 標(biāo)準(zhǔn)包裝:1,500 系列:74SSTV 邏輯類型:DDR 的寄存緩沖器 電源電壓:2.3 V ~ 2.7 V 位數(shù):14 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-TFSOP(0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:48-TSSOP 包裝:帶卷 (TR)
SSTUAF32866BHLFT 功能描述:IC REGIST BUFF 25BIT DDR2 96-BGA RoHS:是 類別:集成電路 (IC) >> 邏輯 - 專用邏輯 系列:- 產(chǎn)品變化通告:Product Discontinuation 25/Apr/2012 標(biāo)準(zhǔn)包裝:1,500 系列:74SSTV 邏輯類型:DDR 的寄存緩沖器 電源電壓:2.3 V ~ 2.7 V 位數(shù):14 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-TFSOP(0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:48-TSSOP 包裝:帶卷 (TR)
SSTUAF32866CHLF 功能描述:IC REGIST BUFF 25BIT DDR2 96-BGA RoHS:是 類別:集成電路 (IC) >> 邏輯 - 專用邏輯 系列:- 產(chǎn)品變化通告:Product Discontinuation 25/Apr/2012 標(biāo)準(zhǔn)包裝:1,500 系列:74SSTV 邏輯類型:DDR 的寄存緩沖器 電源電壓:2.3 V ~ 2.7 V 位數(shù):14 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-TFSOP(0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:48-TSSOP 包裝:帶卷 (TR)
SSTUAF32866CHLFT 功能描述:IC REGIST BUFF 25BIT DDR2 96-BGA RoHS:是 類別:集成電路 (IC) >> 邏輯 - 專用邏輯 系列:- 產(chǎn)品變化通告:Product Discontinuation 25/Apr/2012 標(biāo)準(zhǔn)包裝:1,500 系列:74SSTV 邏輯類型:DDR 的寄存緩沖器 電源電壓:2.3 V ~ 2.7 V 位數(shù):14 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-TFSOP(0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:48-TSSOP 包裝:帶卷 (TR)
SSTUAF32868AHLF 功能描述:寄存器 RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube