參數(shù)資料
型號: S75PL127JCFBFWU0
廠商: Spansion Inc.
英文描述: Power supply woltage of 2.7 to 3.1 volt
中文描述: 功率2月7號至三月一日伏的電源woltage
文件頁數(shù): 92/183頁
文件大?。?/td> 4247K
代理商: S75PL127JCFBFWU0
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁當前第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁
Ocotober 16, 2004 pSRAM_Type06_14_A1
pSRAM Type 6
182
Prel imin ary
Provisions of Address Skew
Read
In case multiple invalid address cycles shorter than tRC min sustain over 10 s in
an active status, at least one valid address cycle over tRC min is required during
10s.
Write
In case multiple invalid address cycles shorter than tWC min sustain over 10 s in
an active status, at least one valid address cycle over tWC min is required during
10 s.
Notes:
1. Stresses greater than listed under "Absolute Maximum Ratings" section may cause permanent damage to the device.
2. All voltages are reference to GND.
3. IDDO depends on the cycle time.
4. IDDO depends on output loading. Specified values are defined with the output open condition.
5. AC measurements are assumed tR, tF = 5 ns.
6. Parameters tOD, tODO, tBD and tODW define the time at which the output goes the open condition and are not output voltage
reference levels.
7. Data cannot be retained at deep power-down stand-by mode.
8. If OE# is high during the write cycle, the outputs will remain at high impedance.
9. During the output state of I/O signals, input signals of reverse polarity must not be applied.
10. If CE1# or LB#/UB# goes LOW coincident with or after WE# goes LOW, the outputs will remain at high impedance.
11. If CE1# or LB#/UB# goes HIGH coincident with or before WE# goes HIGH, the outputs will remain at high impedance.
Figure 7. Read
Figure 8. Write
over 10ms
tRCmin
CE1#
WE#
Address
tWPmin
tWCmin
CE1#
WE#
Address
相關PDF資料
PDF描述
S8-56R-Q COPPER ALLOY, TIN FINISH, RING TERMINAL
S1/0-38R-X Tubular Ring Terminal 1/0 AWG, 3/8" Stud Size, Non-Insulated RoHS Compliant: Yes
S6-14R-E Tubular Ring Solderless Terminal; Wire Size (AWG):6; Stud Size:1/4; Pack Quantity:20
S6-38R-E TUBULAR RING TERM NON- RoHS Compliant: Yes
S8-10R-Q TUBULAR RING TERM NON-INS RoHS Compliant: Yes
相關代理商/技術參數(shù)
參數(shù)描述
S75PL127JCFBFWU2 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Power supply woltage of 2.7 to 3.1 volt
S75PL127JCFBFWU3 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Power supply woltage of 2.7 to 3.1 volt
S75PL127NBF 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)
S75PL127NBFJAWGZ0 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)
S75PL127NBFJAWGZ2 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)