參數(shù)資料
型號(hào): S3C880AXX-AQ
元件分類: 微控制器/微處理器
英文描述: MROM, 8 MHz, MICROCONTROLLER, PDIP42
封裝: 0.600 INCH, SDIP-42
文件頁數(shù): 25/242頁
文件大?。?/td> 1313K
代理商: S3C880AXX-AQ
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁當(dāng)前第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁
S3C880A/F880A
CLOCK CIRCUITS
7-3
SYSTEM CLOCK CONTROL REGISTER (CLKCON)
The system clock control register, CLKCON, is located in set 1 at address D4H. It is read/write addressable and
has the following functions:
— Oscillator IRQ wake-up function enable/disable
— Main oscillator stop control
— Oscillator frequency divide-by value: non-divided, 2, 8, or 16
— System clock signal selection
The CLKCON register controls whether or not an external interrupt can be used to trigger a power-down mode
release. (This is called the "IRQ wake-up" function.) The IRQ wake-up enable bit is CLKCON.7.
After a reset, the external interrupt oscillator wake-up bit is set to "1", the main oscillator is activated, and the
fOSC/16 (the slowest clock speed) is selected as the CPU clock. If necessary, you can then increase the CPU
clock speed to f
OSC, fOSC/2, or fOSC/8.
For the S3C880A/F880A, the CLKCON.0–CLKCON.2 system clock signature code should be any value other
than '101B'. (This setting is invalid because a subsystem clock is not implemented.) The reset value for the clock
signature code is '000B'.
System Clock Control Register (CLKCON)
D4H, Set 1, R/W
.7
.6
.5
.4
.3
.2
.1
.0
MSB
LSB
Divide-by selection bits for
CPU clock frequency:
00 = fOSC/16
01 = fOSC/8
10 = fOSC/2
11 = fOSC/(non-divided)
System clock selection bits: (note)
101B
= Invalid selection
Other value = Normal operating mode
Main oscillator stop control bits: (note)
00 = No effect
01 = No effect
10 = Stop main oscillator
11 = No effect
Oscillator IRQ wake-up enable bit:
0 = Enable IRQ for main system
oscillator wake-up in
power-down mode
1 = Disable IRQ for main system
Oscillator wake-up in
power-down mode
NOTES: Not used in S3C880A/F880A.
These setting is valid in subsystem clock operation.
S3C880A/F880A is not implemented subsystem
operation function.
Figure 7-3. System Clock Control Register (CLKCON)
相關(guān)PDF資料
PDF描述
S3C9644XX-AQ 8-BIT, MROM, 6 MHz, MICROCONTROLLER, PDIP42
S3P9648-QZ 8-BIT, OTPROM, 6 MHz, MICROCONTROLLER, PQFP44
S3C9644XX-QZ 8-BIT, MROM, 6 MHz, MICROCONTROLLER, PQFP44
S3CB519XX-TX 8-BIT, MROM, 10.24 MHz, RISC MICROCONTROLLER, PQFP100
S3F49FAXZA FLASH MEMORY DRIVE CONTROLLER, PQFP100
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S3C8835 制造商:SAMSUNG 制造商全稱:Samsung semiconductor 功能描述:SAM87 family of 8-bit single-chip CMOS microcontrollers
S3C8837 制造商:SAMSUNG 制造商全稱:Samsung semiconductor 功能描述:SAM87 family of 8-bit single-chip CMOS microcontrollers
S3C8847 制造商:SAMSUNG 制造商全稱:Samsung semiconductor 功能描述:SAM87 family of 8-bit single-chip CMOS microcontrollers
S3C8849 制造商:SAMSUNG 制造商全稱:Samsung semiconductor 功能描述:SAM87 family of 8-bit single-chip CMOS microcontrollers
S3C89V5 制造商:SAMSUNG 制造商全稱:Samsung semiconductor 功能描述:8-BIT MICROCONTROLLER for SMART CARD