
Epson Research and Development
Vancouver Design Center
Page 3
Hardware Functional Specification
Issue Date: 01/02/06
S1D13506
X25B-A-001-10
Table of Contents
1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
1.1
Scope . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
1.2
Overview Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
2 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
2.1
Memory Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
2.2
CPU Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
2.3
Display Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
2.4
Display Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
2.5
Display Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
2.6
Clock Source . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
2.7
Acceleration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
2.8
MediaPlug Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
2.9
Miscellaneous . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
3 Typical System Implementation Diagrams . . . . . . . . . . . . . . . . . . . . . . 21
4 Internal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
4.1
Block Diagram Showing Pipelines . . . . . . . . . . . . . . . . . . . . . . 27
5 Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
5.1
Pinout Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
5.2
Pin Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
5.2.1
Host Bus Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
5.2.2
Memory Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
5.2.3
LCD Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
5.2.4
CRT Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
5.2.5
Miscellaneous . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
5.3
Summary of Configuration Options . . . . . . . . . . . . . . . . . . . . . . 39
5.4
Multiple Function Pin Mapping . . . . . . . . . . . . . . . . . . . . . . . 40
5.5
CRT/TV Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
6 D.C. Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
7 A.C. Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48
7.1
CPU Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . 48
7.1.1
Generic Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48
7.1.2
Hitachi SH-4 Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
7.1.3
Hitachi SH-3 Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52
7.1.4
MIPS/ISA Interface Timing (e.g. NEC VR41xx) . . . . . . . . . . . . . . . . . . . 54
7.1.5
Motorola MC68K Bus 1 Interface Timing (e.g. MC68000) . . . . . . . . . . . . . 56
7.1.6
Motorola MC68K Bus 2 Interface Timing (e.g. MC68030) . . . . . . . . . . . . . 58