Philips Semiconductors
PNX15xx Series
Volume 1 of 1
12NC 9397 750 14321
Koninklijke Philips Electronics N.V. 2002-2003-2004. All rights reserved.
Product data sheet
Rev. 2 — 1 December 2004
-3
10.1.2
10.1.3
timestamping
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-22
event sequence monitoring and signal generation
2-22
GPIO pin reset value
. . . . . . . . . . . . . . . . . . . . . 2-23
IR Remote Control Receiver and Blaster
. . . . 2-23
PCI-2.2 & XIO-16 Bus Interface Unit
. . . . . . . 2-23
PCI Capabilities
. . . . . . . . . . . . . . . . . . . . . . . . . 2-24
10.1.4
10.2
10.3
10.3.1
10.3.2
10.3.3
10.4
11.
12.
Simple Peripheral Capabilities (‘XIO-8/16’)
. .2-24
IDE Drive Interface
. . . . . . . . . . . . . . . . . . . . . . .2-26
10/100 Ethernet MAC
. . . . . . . . . . . . . . . . . . . . .2-26
Endian Modes
. . . . . . . . . . . . . . . . . . . . . . . . . . .2-26
System Debug
. . . . . . . . . . . . . . . . . . . . . . . . . .2-27
Chapter 3: System On Chip Resources
1.
2.
2.1
2.2
2.3
2.4
2.4.1
2.5
3.
3.1
3.2
3.3
4.
4.1
5.
5.1
5.2
5.3
Introduction
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-1
System Memory Map
. . . . . . . . . . . . . . . . . . . . 3-1
The PCI View
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-2
The CPU View
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-3
The DCS View Or The System View
. . . . . . . . 3-4
The Programmable DCS Apertures
. . . . . . . . . 3-5
DCS DRAM Aperture Control MMIO Registers
3-6
Aperture Boundaries
. . . . . . . . . . . . . . . . . . . . . . 3-6
System Principles
. . . . . . . . . . . . . . . . . . . . . . . 3-7
Module ID
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-7
Powerdown bit
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-7
System Module MMIO registers
. . . . . . . . . . . . 3-8
System Endian Mode
. . . . . . . . . . . . . . . . . . . . 3-8
System Endian Mode MMIO registers
. . . . . . . 3-9
System Semaphores
. . . . . . . . . . . . . . . . . . . . 3-9
Semaphore Specification
. . . . . . . . . . . . . . . . . . 3-9
Construction of a 12-bit ID
. . . . . . . . . . . . . . . . . 3-9
The Master Semaphore
. . . . . . . . . . . . . . . . . . . 3-10
5.4
5.5
6.
6.1
6.2
6.3
6.3.1
Usage Notes
. . . . . . . . . . . . . . . . . . . . . . . . . . . .3-10
Semaphore MMIO Registers
. . . . . . . . . . . . . . .3-11
System Related Information for TM3260
3-12
Interrupts
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-12
Timers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-14
System Parameters for TM3260
. . . . . . . . . . .3-15
TM3260 System Parameters MMIO Registers
.3-
16
Video Input and Output Routers
. . . . . . . .3-16
MMIO Registers for the Input/Output Video/Data
Router
3-17
Miscellaneous
. . . . . . . . . . . . . . . . . . . . . . . . . . .3-26
Miscellaneous System MMIO registers
. . . . . .3-27
System Registers Map Summary
. . . . . . .3-29
Simplified Internal Bus Infrastructure
. .3-30
MMIO Memory MAP
. . . . . . . . . . . . . . . . . . . . .3-31
References
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3-32
7.
7.1
8.
8.1
9.
10.
11.
12.
Chapter 4: Reset
1.
2.
2.1
2.2
2.2.1
2.2.2
2.3
Introduction
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-1
Functional Description
. . . . . . . . . . . . . . . . . . 4-1
RESET_IN_N or POR_IN_N
. . . . . . . . . . . . . . 4-3
The watchdog Timer
. . . . . . . . . . . . . . . . . . . . . . 4-4
The Non Interrupt Mode
. . . . . . . . . . . . . . . . . . . 4-4
The Interrupt Mode
. . . . . . . . . . . . . . . . . . . . . . . . 4-5
The Software Reset
. . . . . . . . . . . . . . . . . . . . . . . 4-6
2.4
3.
3.1
3.2
4.
5.
The External Software Reset
. . . . . . . . . . . . . . .4-6
Timing Description
. . . . . . . . . . . . . . . . . . . . . . .4-7
The Hardware Timing
. . . . . . . . . . . . . . . . . . . . . .4-7
The Software Timing
. . . . . . . . . . . . . . . . . . . . . .4-8
Register Definitions
. . . . . . . . . . . . . . . . . . . . . .4-9
References
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-10
Chapter 5: The Clock Module
1.
2.
2.1
2.2
2.2.1
2.2.2
2.2.3
2.2.4
2.2.5
2.3
2.4
2.5
2.6
2.7
2.8
2.8.1
Introduction
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-1
Functional Description
. . . . . . . . . . . . . . . . . . 5-1
The Modules and their Clocks
. . . . . . . . . . . . . . 5-4
Clock Sources for PNX15xx Series
. . . . . . . . . . 5-7
PLL Specification
. . . . . . . . . . . . . . . . . . . . . . . . . 5-8
The Clock Dividers
. . . . . . . . . . . . . . . . . . . . . . . 5-10
The DDS Clocks
. . . . . . . . . . . . . . . . . . . . . . . . . 5-11
DDS and PLL Assignment Summary
. . . . . . . 5-11
External Clocks
. . . . . . . . . . . . . . . . . . . . . . . . . . 5-11
Clock Control Logic
. . . . . . . . . . . . . . . . . . . . . . 5-13
Bypass Clock Sources
. . . . . . . . . . . . . . . . . . . . 5-14
Power-up and Reset sequence
. . . . . . . . . . . . 5-15
Clock Stretching
. . . . . . . . . . . . . . . . . . . . . . . . . 5-15
Clock Frequency Determination
. . . . . . . . . . . 5-16
Power Down
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-17
Wake-Up from Power Down
. . . . . . . . . . . . . . . 5-17
2.9
2.10
2.11
2.11.1
Clock Detection
. . . . . . . . . . . . . . . . . . . . . . . . . .5-18
VDO Clocks
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-19
GPIO Clocks
. . . . . . . . . . . . . . . . . . . . . . . . . . . .5-20
Setting GPIO[14:12]/GCLOCK[2:0] as Clock
Outputs
5-20
GPIO[6:4]/CLOCK[6:4] as Clock Outputs
. . . .5-20
Clock Block Diagrams
. . . . . . . . . . . . . . . . . . . .5-20
TM3260, DDR and QVCP clocks
. . . . . . . . . . .5-21
Clock Dividers
. . . . . . . . . . . . . . . . . . . . . . . . . . .5-23
Internal PNX15xx Series Clock from Dividers
5-24
GPIO Clocks
. . . . . . . . . . . . . . . . . . . . . . . . . . . .5-26
External Clocks
. . . . . . . . . . . . . . . . . . . . . . . . . .5-27
SPDO
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-31
Registers Definition
. . . . . . . . . . . . . . . . . . . . .5-31
Registers Summary
. . . . . . . . . . . . . . . . . . . . . .5-31
Registers Description
. . . . . . . . . . . . . . . . . . . . .5-34
2.11.2
2.12
2.12.1
2.12.2
2.12.3
2.12.4
2.12.5
2.12.6
3.
3.1
3.2