參數(shù)資料
型號(hào): PLL1707
英文描述: 3.3 V DUAL PLL MULTICLOCK GENERATOR
中文描述: 3.3 V雙鎖相環(huán)MULTICLOCK發(fā)生器
文件頁數(shù): 14/22頁
文件大?。?/td> 171K
代理商: PLL1707
SLES065
DECEMBER 2002
www.ti.com
14
Program-Register Bit Mapping
The built-in functions of the PLL1708 are controlled through a 16-bit program register. This register is loaded using MD,
MC and MS. After the 16 data bits are clocked in using the rising edge of MC, MS is used to latch the data into the register.
Table 6 shows the bit mapping of the register. The serial mode control format and control data input timing are shown in
Figure 13 and Figure 14, respectively.
MS
MC
MD
D15
D14
D13
D12
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
Figure 13. Serial Mode Control Format
t(MSL)
VDD/2
MC
MD
MSB
MS
t(MHH)
VDD/2
VDD/2
t(MSS)
t(MSH)
t(MCL)
t(MCH)
LSB
t(MDH)
t(MCY)
t(MDS)
t(MSS)
DESCRIPTION
SYMBOL
t(MCY)
t(MCL)
t(MCH)
t(MDH)
t(MDS)
t(MSL)
t(MHH)
t(MSH)
t(MSS)
MIN
100
40
40
40
40
16
200
40
40
TYP
MAX
UNIT
ns
ns
ns
ns
ns
MC pulse cycle time
MC pulse duration LOW
MC pulse duration HIGH
MD hold time
MD setup time
MS low-level time
MS high-level time
MS hold time(2)
MS setup time(3)
(1)MC clocks: MC clock period
(2)MC rising edge for LSB to MS rising edge
(3)MS rising edge to the next MC rising edge. If the MC clock is stopped after the LSB, any MS rise time is accepted.
MC clocks(1)
ns
ns
ns
Figure 14. Control Data Input Timing
相關(guān)PDF資料
PDF描述
PLL1708 3.3 V DUAL PLL MULTICLOCK GENERATOR
PLS100 Programmable logic arrays 16 】 48 】 8
PLS101 Programmable logic arrays 16 】 48 】 8
PLS101A Programmable logic arrays 16 】 48 】 8
PLS101N Programmable logic arrays 16 】 48 】 8
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PLL1707DBQ 功能描述:時(shí)鐘發(fā)生器及支持產(chǎn)品 3.3 V Dual PLL Multi Clock Gen RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
PLL1707DBQG4 功能描述:時(shí)鐘發(fā)生器及支持產(chǎn)品 3.3V Dual PLL Multi- Clock Gen RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
PLL1707DBQR 功能描述:時(shí)鐘發(fā)生器及支持產(chǎn)品 3.3V Dual PLL Multi- Clock Gen RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
PLL1707DBQRE4 功能描述:時(shí)鐘發(fā)生器及支持產(chǎn)品 3.3V Dual PLL Multi- Clock Gen RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
PLL1707DBQRG4 功能描述:時(shí)鐘發(fā)生器及支持產(chǎn)品 3.3V Dual PLL Multi- Clock Gen RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56