參數(shù)資料
型號: PLL1707
英文描述: 3.3 V DUAL PLL MULTICLOCK GENERATOR
中文描述: 3.3 V雙鎖相環(huán)MULTICLOCK發(fā)生器
文件頁數(shù): 13/22頁
文件大?。?/td> 171K
代理商: PLL1707
SLES065
DECEMBER 2002
www.ti.com
13
FUNCTION CONTROL
The built-in functions of the PLL1707 can be controlled in the parallel mode (hardware mode), which uses SR (pin 7), FS1
(pin 5) and FS2 (pin 6). The PLL1708 can be controlled in the serial mode (software mode), which has a three-wire interface
using MS (pin 7), MC (pin 6), and MD (pin 5). The selectable functions are shown in Table 4.
Table 4. Selectable Functions
SELECTABLE FUNCTION
PARALLEL MODE
Yes
Yes
No
No
No
No
SERIAL MODE
Yes
Yes
Yes
Yes
Yes
Yes
Sampling frequency select (32 kHz, 44.1 kHz, 48 kHz)
Sampling rate select (standard/double)
Sampling rate select (half)
Each clock output enable/disable
Power down
SCKO1 configuration
PLL1707 (Parallel Mode)
In the parallel mode, the following functions can be selected:
Sampling Frequency Group Select
The sampling frequency group can be selected by FS1 (pin 5) and FS2 (pin 6).
FS2 (PIN 6)
LOW
LOW
HIGH
HIGH
FS1 (PIN 5)
LOW
HIGH
LOW
HIGH
SAMPLING FREQUENCY
48 kHz
44.1 kHz
32 kHz
Reserved
Sampling Rate Select
The sampling rate can be selected by SR (pin 7)
SR (PIN 7)
LOW
HIGH
SAMPLING RATE
Standard
Double
System Clock SCKO1 Frequency Select
System clock SCKO1 frequency can be selected by CSEL (pin 12).
CSEL (PIN 12)
LOW
HIGH
SCKO1 FREQUENCY
36.864 MHz
24.576 MHz
PLL1708 (Serial Mode)
The built-in functions of the PLL1708 are shown in Table 5. These functions are controlled using the MS, MC, and MD serial
control signals.
Table 5. Selectable Functions
SELECTABLE FUNCTION
DEFAULT
48-kHz group
Standard
Enabled
Disabled
36.864 MHz, 24.576 MHz
Sampling frequency select (32 kHz, 44.1 kHz, 48 kHz)
Sampling rate select (half, standard, double)
Each clock output enable/disable
Power down
SCKO1 configuration
相關(guān)PDF資料
PDF描述
PLL1708 3.3 V DUAL PLL MULTICLOCK GENERATOR
PLS100 Programmable logic arrays 16 】 48 】 8
PLS101 Programmable logic arrays 16 】 48 】 8
PLS101A Programmable logic arrays 16 】 48 】 8
PLS101N Programmable logic arrays 16 】 48 】 8
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PLL1707DBQ 功能描述:時鐘發(fā)生器及支持產(chǎn)品 3.3 V Dual PLL Multi Clock Gen RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
PLL1707DBQG4 功能描述:時鐘發(fā)生器及支持產(chǎn)品 3.3V Dual PLL Multi- Clock Gen RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
PLL1707DBQR 功能描述:時鐘發(fā)生器及支持產(chǎn)品 3.3V Dual PLL Multi- Clock Gen RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
PLL1707DBQRE4 功能描述:時鐘發(fā)生器及支持產(chǎn)品 3.3V Dual PLL Multi- Clock Gen RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
PLL1707DBQRG4 功能描述:時鐘發(fā)生器及支持產(chǎn)品 3.3V Dual PLL Multi- Clock Gen RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56