• <var id="rln5y"></var>
    <button id="rln5y"></button>
    <li id="rln5y"><dl id="rln5y"></dl></li>
  • 參數(shù)資料
    型號: PIC18F4455-I/P
    廠商: Microchip Technology
    文件頁數(shù): 415/438頁
    文件大?。?/td> 0K
    描述: IC PIC MCU FLASH 12KX16 40DIP
    產(chǎn)品培訓(xùn)模塊: Asynchronous Stimulus
    8-bit PIC® Microcontroller Portfolio
    標(biāo)準(zhǔn)包裝: 10
    系列: PIC® 18F
    核心處理器: PIC
    芯體尺寸: 8-位
    速度: 48MHz
    連通性: I²C,SPI,UART/USART,USB
    外圍設(shè)備: 欠壓檢測/復(fù)位,HLVD,POR,PWM,WDT
    輸入/輸出數(shù): 35
    程序存儲器容量: 24KB(12K x 16)
    程序存儲器類型: 閃存
    EEPROM 大?。?/td> 256 x 8
    RAM 容量: 2K x 8
    電壓 - 電源 (Vcc/Vdd): 4.2 V ~ 5.5 V
    數(shù)據(jù)轉(zhuǎn)換器: A/D 13x10b
    振蕩器型: 內(nèi)部
    工作溫度: -40°C ~ 85°C
    封裝/外殼: 40-DIP(0.600",15.24mm)
    包裝: 管件
    產(chǎn)品目錄頁面: 646 (CN2011-ZH PDF)
    配用: I3-DB18F4550-ND - BOARD DAUGHTER ICEPIC3
    DM163025-ND - PIC DEM FULL SPEED USB DEMO BRD
    DVA18XP400-ND - DEVICE ADAPTER 18F4220 PDIP 40LD
    444-1001-ND - DEMO BOARD FOR PICMICRO MCU
    ACICE0206-ND - ADAPTER MPLABICE 40P 600 MIL
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁當(dāng)前第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁
    PIC18F2455/2550/4455/4550
    DS39632E-page 76
    2009 Microchip Technology Inc.
    5.4.3.2
    FSR Registers and POSTINC,
    POSTDEC, PREINC and PLUSW
    In addition to the INDF operand, each FSR register pair
    also has four additional indirect operands. Like INDF,
    these are “virtual” registers that cannot be indirectly
    read or written to. Accessing these registers actually
    accesses the associated FSR register pair, but also
    performs a specific action on it stored value. They are:
    POSTDEC: accesses the FSR value, then
    automatically decrements it by ‘1’ afterwards
    POSTINC: accesses the FSR value, then
    automatically increments it by ‘1’ afterwards
    PREINC: increments the FSR value by ‘1’, then
    uses it in the operation
    PLUSW: adds the signed value of the W register
    (range of -127 to 128) to that of the FSR and uses
    the new value in the operation.
    In this context, accessing an INDF register uses the
    value in the FSR registers without changing them. Sim-
    ilarly, accessing a PLUSW register gives the FSR value
    offset by that in the W register; neither value is actually
    changed in the operation. Accessing the other virtual
    registers changes the value of the FSR registers.
    Operations on the FSRs with POSTDEC, POSTINC
    and PREINC affect the entire register pair; that is,
    rollovers of the FSRnL register, from FFh to 00h, carry
    over to the FSRnH register. On the other hand, results
    of these operations do not change the value of any
    flags in the STATUS register (e.g., Z, N, OV, etc.).
    The PLUSW register can be used to implement a form
    of Indexed Addressing in the data memory space. By
    manipulating the value in the W register, users can
    reach addresses that are fixed offsets from pointer
    addresses. In some applications, this can be used to
    implement some powerful program control structure,
    such as software stacks, inside of data memory.
    5.4.3.3
    Operations by FSRs on FSRs
    Indirect Addressing operations that target other FSRs
    or virtual registers represent special cases. For exam-
    ple, using an FSR to point to one of the virtual registers
    will not result in successful operations. As a specific
    case, assume that FSR0H:FSR0L contains FE7h, the
    address of INDF1. Attempts to read the value of INDF1,
    using INDF0 as an operand, will return 00h. Attempts
    to write to INDF1, using INDF0 as the operand, will
    result in a NOP.
    On the other hand, using the virtual registers to write to
    an FSR pair may not occur as planned. In these cases,
    the value will be written to the FSR pair but without any
    incrementing or decrementing. Thus, writing to INDF2
    or POSTDEC2 will write the same value to the
    FSR2H:FSR2L.
    Since the FSRs are physical registers mapped in the
    SFR space, they can be manipulated through all direct
    operations. Users should proceed cautiously when
    working on these registers, particularly if their code
    uses Indirect Addressing.
    Similarly, operations by Indirect Addressing are gener-
    ally permitted on all other SFRs. Users should exercise
    the appropriate caution that they do not inadvertently
    change settings that might affect the operation of the
    device.
    相關(guān)PDF資料
    PDF描述
    AT91SAM7X256-CU MCU ARM 256K HS FLASH 100-TFBGA
    PIC16C73B-20/SS IC MCU OTP 4KX14 A/D PWM 28SSOP
    PIC18F2550-I/SP IC PIC MCU FLASH 16KX16 28DIP
    AT91SAM7X128-CU MCU ARM 128K HS FLASH 100-TFBGA
    AT91SAM7S512-MU MCU ARM 512K HI SPD FLASH 64-QFN
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    PIC18F4455T-I/ML 功能描述:8位微控制器 -MCU 24kBF 2048RM FSUSB2 RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    PIC18F4455T-I/PT 功能描述:8位微控制器 -MCU 24kBF 2048RM FSUSB2 RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    PIC18F4458-I/ML 功能描述:8位微控制器 -MCU 24KB Flash 2KB RAM RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    PIC18F4458-I/P 功能描述:8位微控制器 -MCU 24KB Flash 2KB RAM RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    PIC18F4458-I/PT 功能描述:8位微控制器 -MCU 24KB Flash 2KB RAM RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT