參數(shù)資料
型號: PDM31564SA8T
元件分類: SRAM
英文描述: 256K X 16 STANDARD SRAM, 8 ns, PDSO44
文件頁數(shù): 2/9頁
文件大?。?/td> 364K
代理商: PDM31564SA8T
PDM31564
2
Rev. 1.2 - 3/31/98
PRELIMINARY
1
2
3
4
5
6
7
8
9
10
11
12
15
16
29
30
31
32
A4
A3
A2
A1
A0
CE
I/O0
I/O1
I/O2
I/O3
Vcc
Vss
I/O4
I/O5
I/O6
I/O7
WE
A17
A16
A15
A14
A13
A5
A6
A7
OE
UB
LB
I/O15
I/O14
I/O13
I/O12
Vss
Vcc
I/O11
I/O10
I/O9
I/O8
NC
A8
A9
A10
A11
A12
13
14
33
34
35
36
37
38
39
40
41
42
43
44
19
20
21
22
17
18
23
24
25
26
27
28
1
2
3
4
5
6
7
8
9
10
11
12
15
16
29
30
31
32
A4
A3
A2
A1
A0
CE
I/O0
I/O1
I/O2
I/O3
Vcc
Vss
I/O4
I/O5
I/O6
I/O7
WE
A17
A16
A15
A14
A13
A5
A6
A7
OE
UB
LB
I/O15
I/O14
I/O13
I/O12
Vss
Vcc
I/O11
I/O10
I/O9
I/O8
NC
A8
A9
A10
A11
A12
13
14
33
34
35
36
37
38
39
40
41
42
43
44
19
20
21
22
17
18
23
24
25
26
27
28
Pin Conguration
SOJ
Capacitance (T
A = +25°C, f = 1.0 MHz)
NOTE: This parameter is determined by device characterization, but is not production tested.
Symbol
Parameter
Conditions
Max.
Unit
CIN
Input Capacitance
VIN = VSS
6pF
CI/O
Output Capacitance
VI/O = VSS
8pF
Pin Description
Name
Description
A17-A0
Address Inputs
I/O15-I/O0
Data Inputs
CE
Chip Enable Input
WE
Write Enable Input
OE
Output Enable Input
LB, UB
Data Byte Control Inputs
NC
No Connect
Vss
Ground
VCC
Power (+3.3V)
TSOP (II)
相關(guān)PDF資料
PDF描述
PDM41024SA10TTY 128K X 8 STANDARD SRAM, 10 ns, PDSO32
PDM41258SA7SO 64K X 4 STANDARD SRAM, 7 ns, PDSO24
PDM41298SA20TI 64K X 4 STANDARD SRAM, 20 ns, PDSO28
PDM42245L25GI 4K X 18 OTHER FIFO, CPGA68
PDM44068SA5JI 64K X 18 CACHE SRAM, PQCC52
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PDM31584SA10SO 制造商:未知廠家 制造商全稱:未知廠家 功能描述:256 X 16 CMOS 3.3V STATIC RAM
PDM31584SA10SOA 制造商:未知廠家 制造商全稱:未知廠家 功能描述:256 X 16 CMOS 3.3V STATIC RAM
PDM31584SA10SOATR 制造商:未知廠家 制造商全稱:未知廠家 功能描述:256 X 16 CMOS 3.3V STATIC RAM
PDM31584SA10SOATY 制造商:未知廠家 制造商全稱:未知廠家 功能描述:256 X 16 CMOS 3.3V STATIC RAM
PDM31584SA10SOI 制造商:未知廠家 制造商全稱:未知廠家 功能描述:256 X 16 CMOS 3.3V STATIC RAM