參數(shù)資料
型號(hào): OR3T80-4BC432I
元件分類(lèi): FPGA
英文描述: FPGA, 484 CLBS, 58000 GATES, 80 MHz, PBGA432
封裝: BGA-432
文件頁(yè)數(shù): 121/210頁(yè)
文件大?。?/td> 2138K
代理商: OR3T80-4BC432I
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)當(dāng)前第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)
Lucent Technologies Inc.
207
Preliminary Data Sheet, Rev. 1
September 1998
ORCA Series 3 FPGAs
Index (continued)
L
Look-Up Table (LUT) Operating Modes, 10—17
Adder-Subtractor Submode, 14
Counter Submode, 14
Equality Comparators, 15
Half-Logic Mode, 13
Logic Mode, 11
Memory Mode, 16
Multiplier Submode, 15
Ripple Mode, 13
LSR, 10, 16, 22—23, 30, 47
M
Microprocessor Interface (MPI), 61—68
i960 System, 63
Interface to FPGA, 63
PowerPC System, 60
Setup and Control Registers, 65
Multiplier (see LUT Operating Modes)
O
ORCA Foundry Development System, 24
Overview, 6
Ordering Information, 204
Package Matrix, 204
Package Options, 204
Temperature Options, 204
Voltage Options, 204
Output (see PICs)
Output Multiplexing, 38
P
Package Information, 197—203
Package Matrix, 204
Package Outline Diagrams, 197
208-Pin SQFP2, 198
240-Pin SQFP2, 199
256-Pin PBGA, 200
352-Pin PBGA, 201
432-Pin EBGA, 202
600-Pin EBGA, 203
Terms and Definitions, 197
Phase Adjustment (see PCM)
Pin Information, 142–196
208-Pin SQFP2 Pinout, 148
240-Pin SQFP2 Pinout, 153
256-Pin PBGA Pinout, 159
352-Pin PBGA Pinout, 162
432-Pin EBGA Pinout, 171
600-Pin EBGA Pinout, 181
Package Compatibility, 146—147
Pin Descriptions, 142
Power Dissipation, 139—141
5 V Tolerant I/O, 140
OR3Cxx, 139
OR3Txxx, 140
Programmable Clock Manager (PCM), 141
PowerPC (see Microprocessor Interface)
Programmable Clock Manager (PCM), 3, 69—80
Clock Delay, 73
Clock Multiplication, 74
DLL Mode, 72
PCM Cautions, 80
PCM Detailed Programming, 76
PCM Operation, 75
PCM/FPGA Internal Interface, 75
PLL Mode, 73
Registers, 70
Programmable Function Unit (PFU), 8
Control Inputs, 10
Operating Modes, 10
Softwired LUTs (SWL), 12
Programmable Input/Output Cells (PICs), 33—43
5 V Tolerant I/O, 34
Architecture, 42
Control Inputs, 10, 22
Inputs, 35
Demultiplexing, 37
Outputs, 38
Multiplexing, 38
Open-Drain Output Option, 38
Propagation Delays, 38
Overview, 33
PIO, 33
PIO Logic, 40
PIO Options, 34
PIO Register Control Signals, 40
Zero-Hold Input, 36
Programmable Logic Cells (PLCs), 8—32
Architecture, 31—32
Latches/Flip-Flops, 22—23
PFU, 8
Routing, 24—30
SLIC, 18—21
相關(guān)PDF資料
PDF描述
OR3C80-4BC600I FPGA, 484 CLBS, 58000 GATES, 80 MHz, PBGA600
OR3C80-5BC600I FPGA, 484 CLBS, 58000 GATES, 80 MHz, PBGA600
OR3T125-4BC600I FPGA, 784 CLBS, 92000 GATES, 80 MHz, PBGA600
OR3T80-4BC600I FPGA, 484 CLBS, 58000 GATES, 80 MHz, PBGA600
OR3T80-5BC600I FPGA, 484 CLBS, 58000 GATES, 80 MHz, PBGA600
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
OR3T80-4BC600I 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:Field Programmable Gate Array (FPGA)
OR3T80-4PS208I 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:Field Programmable Gate Array (FPGA)
OR3T80-4PS240I 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:Field Programmable Gate Array (FPGA)
OR3T80-5BA352 制造商:AGERE 制造商全稱(chēng):AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays
OR3T80-5BA352I 制造商:AGERE 制造商全稱(chēng):AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays