參數(shù)資料
型號: OR3T165-4B600
元件分類: FPGA
英文描述: FPGA, 1024 CLBS, 120000 GATES, PBGA600
封裝: BGA-600
文件頁數(shù): 183/210頁
文件大?。?/td> 2138K
代理商: OR3T165-4B600
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁當前第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁
74
Lucent Technologies Inc.
Preliminary Data Sheet, Rev. 1
ORCA Series 3 FPGAs
September 1998
Programmable Clock Manager (PCM):
Advance Information (continued)
Clock Multiplication
An output clock that is a multiple (not necessarily an
integer multiple) of the input clock can be generated in
PLL mode. The multiplication ratio is programmed in
the division registers DIV0, DIV1, and DIV2. Note that
DIV2 applies only to the ExpressCLK output of the
PCM
and any reference to DIV2 is implicitly 1 for the
system clock output of the PCM. The clock multiplica-
tion formulas when using ExpressCLK feedback are:
Where the values of DIV0, DIV1, and DIV2 range from
1 to 8.
The ExpressCLK multiplication range of output clock
frequencies is, therefore, from 1/8x up to 8x, with the
system clock range up to 8x the ExpressCLK frequency
or 64x the input clock frequency. If system clock feed-
back is used, the formulas are:
The divider values, DIV0, DIV1, and DIV2 are pro-
grammed in registers zero, one, and two, respectively.
The multiplied output is selected by setting register six,
bits [5:4] to 10 or 11 for ExpressCLK output and/or bits
[7:6] to 10 for system clock output. Note that when reg-
ister six, bits [5:4] are set to 11, the ExpressCLK output
is divided by DIV2, while the system clock cannot be
divided. The ExpressCLK divider is provided so that the
I/O clocking provided by the ExpressCLK can operate
slower than the internal system clock. This allows for
very fast internal processing while maintaining slower
interface speeds off-chip for improved noise and power
performance or to interoperate with slower devices in
the system.
It is also necessary to configure the internal PCM oscil-
lator for operation in the proper frequency range.
Table 29 shows the settings required for register four
for a given frequency range. The PCM oscillator fre-
quency range is chosen based on the desired output
frequency at the system clock output. If using the
ExpressCLK
output, the equivalent system clock fre-
quency can be selected by multiplying the expected
ExpressCLK
output frequency by the value for DIV2.
Choose the nominal frequency from the table that is
closest to the desired frequency, and use that value to
program register four. Minor adjustments to match the
exact input frequency are then performed automatically
by the PCM.
Note: Use of settings in the first three rows is not recommended.
X means “don’t care.”
FExpressCLK_OUT = FINPUT_CLOCK
DIV1
DIV0
FSYSTEM_CLOCK_OUT = FExpressCLK_OUT DIV2
FSYSTEM_CLOCK_OUT = FINPUT_CLOCK
DIV1
DIV0
FExpressCLK_OUT = FSYSTEM_CLOCK/DIV2
Table 29. PCM Oscillator Frequency Range
Register 4
7 6 5 4 3 2 1 0
Min
System
Clock
Output
Frequency
(MHz)
Nom
Max
0 0 X X X 0 0 0
12.80
102.40
192.00
0 0 X X X 0 0 1
12.54
81.52
150.50
0 0 X X X 0 1 0
12.28
79.85
147.41
0 0 X X X 0 1 1
12.03
78.17
144.31
0 0 X X X 1 0 0
11.77
76.49
141.21
0 0 X X X 1 0 1
11.51
74.81
138.12
0 0 X X X 1 1 0
11.25
73.14
135.02
0 0 X X X 1 1 1
10.99
71.46
131.92
0 1 X X X 0 0 0
10.74
69.78
128.83
0 1 X X X 0 0 1
10.48
68.10
125.73
0 1 X X X 0 1 0
10.22
66.43
122.63
0 1 X X X 0 1 1
9.96
64.75
119.54
0 1 X X X 1 0 0
9.70
63.07
116.44
0 1 X X X 1 0 1
9.45
61.39
113.34
0 1 X X X 1 1 0
9.19
59.72
110.25
0 1 X X X 1 1 1
8.93
58.04
107.15
1 0 0 0 0 X X X
8.67
56.36
104.05
1 0 0 0 1 X X X
8.41
54.68
100.95
1 0 0 1 0 X X X
8.15
53.01
97.86
1 0 0 1 1 X X X
7.90
51.33
94.76
1 0 1 0 0 X X X
7.64
49.65
91.66
1 0 1 0 1 X X X
7.38
47.97
88.57
1 0 1 1 0 X X X
7.12
46.30
85.47
1 0 1 1 1 X X X
6.86
44.62
82.37
1 1 0 0 0 X X X
6.61
42.94
79.28
1 1 0 0 1 X X X
6.35
41.26
76.18
1 1 0 1 0 X X X
6.09
39.59
73.08
1 1 0 1 1 X X X
5.83
37.91
69.99
1 1 1 0 0 X X X
5.57
36.23
66.89
1 1 1 0 1 X X X
5.32
34.55
63.79
1 1 1 1 0 X X X
5.06
32.88
60.70
1 1 1 1 1 X X X
4.80
31.20
57.60
相關(guān)PDF資料
PDF描述
OR3T165-4BA352I FPGA, 1024 CLBS, 120000 GATES, PBGA352
OR3T165-4BA352 FPGA, 1024 CLBS, 120000 GATES, PBGA352
OR3T165-4BC432I FPGA, 1024 CLBS, 120000 GATES, PBGA432
OR3T165-4BC600I FPGA, 1024 CLBS, 120000 GATES, PBGA600
OR3T165-4PS208I FPGA, 1024 CLBS, 120000 GATES, PQFP208
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
OR3T20 制造商:AGERE 制造商全稱:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays
OR3T20-4BA256I 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)
OR3T20-4S208I 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)
OR3T20-4S240I 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)
OR3T20-5BA256 制造商:AGERE 制造商全稱:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays