• <form id="zl5mv"></form>
            
    
    
    參數(shù)資料
    型號: OR2T40B
    廠商: Lattice Semiconductor Corporation
    元件分類: FPGA
    英文描述: Field-Programmable Gate Arrays
    中文描述: 現(xiàn)場可編程門陣列
    文件頁數(shù): 115/192頁
    文件大?。?/td> 935K
    代理商: OR2T40B
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁當前第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
    Data Sheet
    January 2002
    ORCA
    Series 2 FPGAs
    Lattice Semiconductor
    115
    L4
    T23
    T4
    L11
    L12
    L13
    L14
    L15
    L16
    M11
    M12
    M13
    M14
    M15
    M16
    N11
    N12
    N13
    N14
    N15
    N16
    P11
    P12
    P13
    P14
    P15
    P16
    R11
    R12
    R13
    R14
    R15
    R16
    T11
    T12
    T13
    T14
    T15
    T16
    V
    DD
    V
    DD
    V
    DD
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    DD
    V
    DD
    V
    DD
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    DD
    V
    DD
    V
    DD
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    DD
    V
    DD
    V
    DD
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    DD
    V
    DD
    V
    DD
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    V
    SS
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    —ETC
    Pin Information
    (continued)
    Table 27. OR2C/2T10A, OR2C/2T12A, OR2C/2T15A/B, OR2C/2T26A, and OR2T40A/B 352-Pin PBGA
    Pinout
    (continued)
    Pin
    2C/2T10A Pad
    2C/2T12A Pad
    2C/2T15A/B Pad
    2C/2T26A Pad OR2T40A/B Pad
    Function
    Notes:
    The pins labeled I/O-V
    DD
    5 are user I/Os for the OR2CxxA and OR2TxxB series, but they are connected to V
    DD
    5 for the OR2TxxA series.
    The pins labeled V
    SS
    -ETC are the 6 x 6 array of thermal balls located at the center of the package. The balls can be attached to the ground plane
    of the board for enhanced thermal capability (see Table 29), or they can be left unconnected.
    相關(guān)PDF資料
    PDF描述
    OR2 2-input OR gate with 1x drive strength
    OR3LP26B Field-Programmable System Chip (FPSC) Embedded Master/Target PCI Interface
    OR3TP12-6BA256 Single 2.3V 10 MHz OP w/ CS, I temp, -40C to +85C, 8-TSSOP, T/R
    OR3TP12-6BA256I Single 2.3V 10 MHZ OP, -40C to +125C, 14-SOIC 150mil, TUBE
    OR3TP12-6BA352 Quad 2.3V 10 MHz OP, I temp, -40C to +85C, 14-PDIP, TUBE
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    OR2T40B7BA352-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2T40B7BA352I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2T40B7BC352-DB 制造商:Rochester Electronics LLC 功能描述:- Bulk
    OR2T40B7BC432-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2T40B7BC432I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256