List of Tables
Technical Data
MC68HC08AZ32A — Rev 1.0
24
List of Tables
MOTOROLA
13-2
14-1
15-1
15-2
15-3
15-4
15-5
15-6
15-7
15-8
15-9
15-10 SCI Baud Rate Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . .224
15-11 SCI Baud Rate Selection Examples. . . . . . . . . . . . . . . . . . . .225
16-1
Pin Name Conventions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .229
16-2
I/O Register Addresses. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .229
16-3
SPI Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .243
16-4
SPI Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .251
16-5
SPI Master Baud Rate Selection . . . . . . . . . . . . . . . . . . . . . .257
17-1
Prescaler Selection. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .274
17-2
Mode, Edge, and Level Selection. . . . . . . . . . . . . . . . . . . . . .280
18-1
PIT I/O Register Address Summary . . . . . . . . . . . . . . . . . . . .285
18-2
Prescaler Selection. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .289
19-1
I/O Port Register Summary. . . . . . . . . . . . . . . . . . . . . . . . . . .294
19-2
Port A pin functions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .297
19-3
Port B Pin Functions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .300
19-4
Port C Pin Functions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .303
19-5
Port D Pin Functions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .306
19-6
Port E Pin Functions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .311
19-7
Port F Pin Functions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .314
19-8
Port G Pin Functions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .317
19-9
Port H Pin Functions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .320
20-1
MSCAN08 Interrupt Vector Addresses. . . . . . . . . . . . . . . . . .337
20-2
MSCAN08 vs CPU Operating Modes. . . . . . . . . . . . . . . . . . .338
20-3
Time segment syntax . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .345
20-4
CAN Standard Compliant Bit Time Segment Settings . . . . . .345
20-5
Data Length Codes. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .351
20-6
Synchronization Jump Width . . . . . . . . . . . . . . . . . . . . . . . . .358
20-7
Baud Rate Prescaler. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .359
LVIOUT Bit Indication. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .177
IRQ I/O Register Summary. . . . . . . . . . . . . . . . . . . . . . . . . . .181
Pin Name Conventions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .189
SCI I/O Register Address Summary. . . . . . . . . . . . . . . . . . . .191
SCI Transmitter I/O Address Summary . . . . . . . . . . . . . . . . .195
SCI Receiver I/O Address Summary . . . . . . . . . . . . . . . . . . .199
Start Bit Verification . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .201
Data Bit Recovery. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .202
Stop Bit Recovery. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .202
Character Format Selection . . . . . . . . . . . . . . . . . . . . . . . . . .212
SCI Baud Rate Prescaling . . . . . . . . . . . . . . . . . . . . . . . . . . .223
F
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
.