參數(shù)資料
型號: LFXP10C-3F256C
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 350/397頁
文件大?。?/td> 0K
描述: IC FPGA 9.7KLUTS 188I/O 256-BGA
標(biāo)準(zhǔn)包裝: 90
系列: XP
邏輯元件/單元數(shù): 10000
RAM 位總計(jì): 221184
輸入/輸出數(shù): 188
電源電壓: 1.71 V ~ 3.465 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 256-BGA
供應(yīng)商設(shè)備封裝: 256-FPBGA(17x17)
3-16
DC and Switching Characteristics
Lattice Semiconductor
LatticeXP Family Data Sheet
LatticeXP External Switching Characteristics
Over Recommended Operating Conditions
Parameter
Description
Device
-5
-4
-3
Units
Min.
Max.
Min.
Max.
Min.
Max.
General I/O Pin Parameters (Using Primary Clock without PLL)
1
tCO
Clock to Output - PIO Output Register
LFXP3
5.12
6.12
7.43
ns
LFXP6
5.30
6.34
7.69
ns
LFXP10
5.52
6.60
8.00
ns
LFXP15
5.72
6.84
8.29
ns
LFXP20
5.97
7.14
8.65
ns
tSU
Clock to Data Setup - PIO Input Register
LFXP3
-0.40
-0.28
-0.16
ns
LFXP6
-0.33
-0.32
-0.30
ns
LFXP10
-0.61
-0.71
-0.81
ns
LFXP15
-0.71
-0.77
-0.87
ns
LFXP20
-0.95
-1.14
-1.35
ns
tH
Clock to Data Hold - PIO Input Register
LFXP3
2.10
2.50
2.98
ns
LFXP6
2.28
2.72
3.24
ns
LFXP10
3.02
3.51
3.71
ns
LFXP15
2.70
3.22
3.85
ns
LFXP20
2.95
3.52
4.21
ns
tSU_DEL
Clock to Data Setup - PIO Input Register
with Input Data Delay
LFXP3
2.38
2.49
2.66
ns
LFXP6
2.92
3.18
3.42
ns
LFXP10
2.72
2.75
2.84
ns
LFXP15
2.99
3.13
3.18
ns
LFXP20
4.47
4.56
4.80
ns
tH_DEL
Clock to Data Hold - PIO Input Register with
Input Data Delay
LFXP3
-0.70
-0.80
-0.92
ns
LFXP6
-0.47
-0.38
-0.31
ns
LFXP10
-0.60
-0.47
-0.32
ns
LFXP15
-1.05
-0.98
-1.01
ns
LFXP20
-0.80
-0.58
-0.31
ns
fMAX_IO
Clock Frequency of I/O and PFU Register
All
400
360
320
MHz
DDR I/O Pin Parameters
2
tDVADQ
Data Valid After DQS (DDR Read)
All
0.19
0.19
0.19
UI
tDVEDQ
Data Hold After DQS (DDR Read)
All
0.67
0.67
0.67
UI
tDQVBS
Data Valid Before DQS
All
0.20
0.20
0.20
UI
tDQVAS
Data Valid After DQS
All
0.20
0.20
0.20
UI
fMAX_DDR
DDR Clock Frequency
All
95
166
95
133
95
100
MHz
Primary and Secondary Clocks
fMAX_PRI
Frequency for Primary Clock Tree
All
450
412
375
MHz
tW_PRI
Clock Pulse Width for Primary Clock
All
1.19
1.19
1.19
ns
tSKEW_PRI Primary Clock Skew within an I/O Bank
LFXP3/6/10/15
250
300
350
ps
LFXP20
300
350
400
ps
1. General timing numbers based on LVCMOS 2.5, 12mA.
2. DDR timing numbers based on SSTL I/O.
Timing v.F0.11
相關(guān)PDF資料
PDF描述
IDT72V51236L6BB8 IC FLOW CTRL MULTI QUEUE 256-BGA
LFECP10E-3FN484C IC FPGA 10.2KLUTS 484FPBGA
LFEC10E-3QN208C IC FPGA 10.2KLUTS 147I/O 208QFP
IDT89HPES8NT2ZBBC IC PCI SW 8LANE 2PORT 324-CABGA
IDT72V51236L7-5BB8 IC FLOW CTRL MULTI QUEUE 256-BGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LFXP10C-3F256CES 功能描述:FPGA - 現(xiàn)場可編程門陣列 RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFXP10C-3F256I 功能描述:FPGA - 現(xiàn)場可編程門陣列 9.7K LUTs 188 IO 1.8 /2.5/3.3V -3 Spd I RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFXP10C-3F256IES 功能描述:FPGA - 現(xiàn)場可編程門陣列 RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFXP10-C-3F388C 制造商:Lattice Semiconductor 功能描述:FPGA LatticeXP Family 10000 Cells 320MHz 130nm (CMOS) Technology 1.8V/2.5V/3.3V 388-Pin FBGA Tray
LFXP10C-3F388C 功能描述:FPGA - 現(xiàn)場可編程門陣列 9.7K LUTs 244 I/O 1.8/2.5/3.3V -3 Spd RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256