參數(shù)資料
型號: ISPLSI1032EA-100
廠商: Lattice Semiconductor Corporation
英文描述: In-System Programmable High Density PLD
中文描述: 在系統(tǒng)可編程高密度可編程邏輯器件
文件頁數(shù): 10/16頁
文件大?。?/td> 172K
代理商: ISPLSI1032EA-100
10
Specifications
ispLSI 1032EA
Internal Timing Parameters
1
GRP Delay, 32 GLB Loads
t
iobp
t
iolat
t
iosu
t
ioh
t
ioco
t
ior
t
din
1. Internal Timing Parameters are not tested and are for reference only.
2. Refer to Timing Model in this data sheet for further details.
3. The XOR adjacent path can only be used by hard macros.
Table 2-0036B/1032EA
Inputs
UNITS
-100
MAX.
MIN.
MIN.
MAX.
DESCRIPTION
#
2
PARAM.
22 I/O Register Bypass
23 I/O Latch Delay
24 I/O Register Setup Time before Clock
25 I/O Register Hold Time after Clock
26 I/O Register Clock to Out Delay
27 I/O Register Reset to Out Delay
28 Dedicated Input Delay
ns
ns
ns
ns
ns
ns
ns
t
grp32
GLB
t
4ptbpc
t
4ptbpr
33
ns
t
1ptxor
t
20ptxor 37 20 Prod. Term/XOR Path Delay
t
xoradj
38 XOR Adjacent Path Delay
t
gbp
39 GLB Register Bypass Delay
t
gsu
40 GLB Register Setup Time before Clock
t
gh
41 GLB Register Hold Time after Clock
t
gco
42 GLB Register Clock to Output Delay
t
gro
43 GLB Register Reset to Output Delay
t
ptre
44 GLB Product Term Reset to Register Delay
t
ptoe
45 GLB Product Term Output Enable to I/O Cell Delay
t
ptck
46 GLB Product Term Clock Delay
t
gfb
47 GLB Feedback Delay
36 1 Product Term/XOR Path Delay
ns
ns
ns
ns
ns
ns
ns
3
ns
ns
ns
ns
ORP
t
orp
t
orpbp
GRP
t
grp1
34 4 Product Term Bypass Path Delay (Combinatorial)
ns
35 4 Product Term Bypass Path Delay (Registered)
ns
48 ORP Delay
49 ORP Bypass Delay
ns
ns
t
grp16
32 GRP Delay, 16 GLB Loads
ns
t
grp8
31 GRP Delay, 8 GLB Loads
ns
t
grp4
30 GRP Delay, 4 GLB Loads
ns
29 GRP Delay, 1 GLB Load
ns
-125
0.3
4.8
3.5
3.4
0.0
0.3
4.0
4.6
4.6
1.9
3.3
3.6
3.6
3.6
1.2
1.4
4.9
3.8
5.2
3.9
3.4
3.1
1.3
0.2
2.5
2.1
1.9
1.7
0.3
3.5
2.8
3.0
0.0
0.4
4.0
5.0
5.0
2.2
3.7
4.3
4.3
4.3
2.1
1.7
5.0
4.5
7.2
4.7
4.9
4.9
ns
0.6
1.4
1.4
0.4
2.9
2.5
2.3
2.1
相關(guān)PDF資料
PDF描述
ISPLSI1032EA-100LT100 In-System Programmable High Density PLD
ISPLSI1032EA-125 In-System Programmable High Density PLD
ISPLSI1032EA-125LT100 In-System Programmable High Density PLD
ISPLSI1032EA-170 In-System Programmable High Density PLD
ISPLSI1032EA-170LT100 In-System Programmable High Density PLD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI1032EA-100LT100 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI1032EA-125 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:In-System Programmable High Density PLD
ISPLSI1032EA-125LT100 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI1032EA-170 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:In-System Programmable High Density PLD
ispLSI1032EA-170LT100 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100