參數(shù)資料
型號(hào): ISAC-SX
廠商: INFINEON TECHNOLOGIES AG
英文描述: ISDN SUBSCRIBER ACCESS CONTROLLER
中文描述: ISDN用戶接入控制器
文件頁(yè)數(shù): 63/262頁(yè)
文件大?。?/td> 3476K
代理商: ISAC-SX
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)當(dāng)前第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)
ISAC-SX
PEB 3086
Description of Functional Blocks
Data Sheet
63
2003-01-30
Figure 31
External Circuitry for Symmetrical Receivers
Note: Lower or higher values than 34 k may be used as well, however for values above
34 k the additional delay must be compensated by setting TR_CONF2.PDS=1
(compensates 260 ns) so the allowed input phase delay is not violated.
3.3.8
The S/T transmitter is shifted by two S/T bits minus 7 oscillator periods (plus analog
delay plus delay of the external circuitry) with respect to the received frame. To
compensate additional delay introduced into the receive and transmit path by the
external circuit the delay of the transmit data can be reduced by another two oscillator
periods (2 x 130 ns). Therefore PDS of the TR_CONF2 register must be programmed to
’1’. This delay compensation might be necessary in order to comply with the "total phase
deviation input to output" requirement of ITU-T recommendation I.430 which specifies a
phase deviation in the range of – 7% to + 15% of a bit period.
S/T Interface Delay Compensation (TE/LT-T mode)
3.3.9
If MODE1.CFS is set to ’0’, the clocks are also provided in power down state, whereas
if CFS is set to ’1’ only the analog level detector is active in power down state. All clocks,
including the IOM-2 interface, are stopped (DD, DU are ’high’, DCL and BCL are ’low’).
An activation initiated from the exchange side will have the consequence that a clock
signal is provided automatically if TR_CONF0.LDD is set to ’0’. If TR_CONF0.LDD is set
to ’1’ the microcontroller has to take care of an interrupt caused by the level detect circuit
(ISTATR.LD)
From the terminal side an activation must be started by setting and resetting the SPU-
bit in the IOM_CR register and writing TIM to the CIX0 register or by resetting
MODE1.CFS=0.
Level Detection Power Down
Note: Capacitors (up to 10 pF) are optional for noise reduction.
21150_33
1:1
S Bus
SR2
SR1
GND
V
DD
R1
R2
R1
R2
相關(guān)PDF資料
PDF描述
ISAC-SXPEB3086 ISDN SUBSCRIBER ACCESS CONTROLLER
ISD MicroTAD-16M Single-Chip Voice Record/Playback Device(Single-chip Durations of 16 minutes)(單片的錄音/錄音重放器(單片信息存儲(chǔ)持續(xù)時(shí)間16分鐘))
ISD-T267SA Digital Speech Processor With Multiple Supplier,Flash Memory Interface(適應(yīng)多供應(yīng)商器件、閃速存儲(chǔ)器存接口的數(shù)字語(yǔ)音處理器)
ISD-T267SC Digital Speech Processor With Caller ID Support and Multiple Supplier Flash Memory Support(具有呼叫身份保證、多供應(yīng)商閃速存儲(chǔ)器支持的數(shù)字語(yǔ)音處理器)
ISD-T267SP Digital Speech Processor With Full-Duplex SpeakerPhone and Multiple Supplier Flash Memory Support(具有雙向擴(kuò)音器、多供應(yīng)商閃速存儲(chǔ)器支持的數(shù)字語(yǔ)音處理器)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISAC-SXPEB3086 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:ISDN SUBSCRIBER ACCESS CONTROLLER
ISA-HUB-KT 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ISA-HUB-KT - Evaluation Kit for the Am79C981 and Am79C987 Devices
ISAM250000R1012 制造商:ABB Control 功能描述:MOTOR STARTER MS116-12
ISANET-EVAL-KT 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ISAnet-EVAL-KT - PCnet-ISA II Based Shared Memory Evaluation Platform
ISB0105D12 功能描述:DC/DC CONVERTER 12V 1W 制造商:xp power 系列:ISB01 包裝:散裝 零件狀態(tài):在售 類型:隔離模塊 輸出數(shù):2 電壓 - 輸入(最小值):4.5V 電壓 - 輸入(最大值):9V 電壓 - 輸出 1:12V 電壓 - 輸出 2:-12V 電壓 - 輸出 3:- 電流 - 輸出(最大值):42mA,42mA 功率(W):1W 電壓 - 隔離:1.5kV 應(yīng)用:ITE(商業(yè)) 特性:遠(yuǎn)程開/關(guān),SCP 工作溫度:-40°C ~ 95°C 效率:79% 安裝類型:表面貼裝 封裝/外殼:14-SMD 模塊,7 引線,鷗翼型 大小/尺寸:0.74" 長(zhǎng) x 0.54" 寬 x 0.33" 高 (18.9mm x 13.7mm x 8.5mm) 控制特性:使能,高電平有效 標(biāo)準(zhǔn)包裝:30