參數(shù)資料
型號: EPM7256BFC256-7
廠商: Altera
文件頁數(shù): 19/66頁
文件大小: 0K
描述: IC MAX 7000 CPLD 256 256-FBGA
標(biāo)準(zhǔn)包裝: 90
系列: MAX® 7000B
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 2.375 V ~ 2.625 V
邏輯元件/邏輯塊數(shù)目: 16
宏單元數(shù): 256
門數(shù): 5000
輸入/輸出數(shù): 164
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 256-BGA
供應(yīng)商設(shè)備封裝: 256-FBGA(17x17)
包裝: 托盤
產(chǎn)品目錄頁面: 604 (CN2011-ZH PDF)
其它名稱: 544-2355
26
Altera Corporation
MAX 7000B Programmable Logic Device Data Sheet
Two inverters implement the bus-hold circuitry in a loop that weakly
drives back to the I/O pin in user mode.
Figure 10 shows a block diagram of the bus-hold circuit.
Figure 10. Bus-Hold Circuit
PCI
Compatibility
MAX 7000B devices are compatible with PCI applications as well as all
3.3-V electrical specifications in the PCI Local Bus Specification
Revision 2.2
except for the clamp diode. While having multiple clamp
diodes on a signal trace may be redundant, designers can add an external
clamp diode to meet the specification. Table 13 shows the MAX 7000B
device speed grades that meet the PCI timing specifications.
Note:
(1)
The EPM7256B and EPM7512B devices in a -5 speed grade meet all PCI timing
specifications for 66-MHz operation except the Input Setup Time to CLK—Bused
Signal parameter. However, these devices are within 1 ns of that parameter.
EPM7256B and EPM7512B devices meet all other 66-MHz PCI timing
specifications.
I/O
RBH
Bus Hold Circuit
Drive to
VCCIO level
Table 13. MAX 7000B Device Speed Grades that Meet PCI Timing
Specifications
Device
Specification
33-MHz PCI
66-MHz PCI
EPM7032B
All speed grades
-3
EPM7064B
All speed grades
-3
EPM7128B
All speed grades
-4
EPM7256B
All speed grades
-5 (1)
EPM7512B
All speed grades
-5 (1)
相關(guān)PDF資料
PDF描述
EPM1270GF256I5N IC MAX II CPLD 1270 LE 256-FBGA
VI-2W2-CY-F2 CONVERTER MOD DC/DC 15V 50W
XC2C32A-6VQG44C IC CR-II CPLD 32MCELL 44-VQFP
RMC30DRAN-S734 CONN EDGECARD 60POS .100 R/A PCB
XC9536XL-10VQG44C IC CPLD .8K 36MCELL 44-VQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM7256BFC256-7N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 256 Macro 164 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7256BFI256-7 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 256 Macro 164 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7256BQC208-10 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 256 Macro 164 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7256BQC208-5 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 256 Macro 164 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7256BQC208-7 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 256 Macro 164 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100