• <tbody id="msp4r"><sup id="msp4r"><meter id="msp4r"></meter></sup></tbody>
  • <kbd id="msp4r"><label id="msp4r"><wbr id="msp4r"></wbr></label></kbd>
    <em id="msp4r"></em>
    <dl id="msp4r"><span id="msp4r"><optgroup id="msp4r"></optgroup></span></dl>
  • <kbd id="msp4r"><label id="msp4r"></label></kbd>
  • <em id="msp4r"><sup id="msp4r"></sup></em>
    <pre id="msp4r"></pre>
    參數(shù)資料
    型號(hào): EP20K400FI672-1ES
    英文描述: FPGA
    中文描述: FPGA的
    文件頁數(shù): 114/114頁
    文件大?。?/td> 1623K
    代理商: EP20K400FI672-1ES
    Altera Corporation
    99
    APEX 20K Programmable Logic Device Family Data Sheet
    Table 84. EP20K300E fMAX ESBTiming Microparameters
    Symbol
    -1
    -2
    -3
    Unit
    Min
    Max
    Min
    Max
    Min
    Max
    tESBARC
    1.59
    1.89
    1.98
    ns
    tESBSRC
    2.19
    2.62
    2.89
    ns
    tESBAWC
    2.94
    3.56
    3.96
    ns
    tESBSWC
    2.87
    3.56
    3.96
    ns
    tESBWASU
    0.52
    0.62
    0.65
    ns
    tESBWAH
    0.35
    0.42
    ns
    tESBWDSU
    0.69
    0.76
    0.84
    ns
    tESBWDH
    0.35
    0.42
    ns
    tESBRASU
    1.53
    1.75
    1.85
    ns
    tESBRAH
    0.00
    0.01
    ns
    tESBWESU
    1.29
    1.49
    1.64
    ns
    tESBDATASU
    -0.17
    -0.24
    -0.20
    ns
    tESBWADDRSU
    0.01
    0.05
    0.03
    ns
    tESBRADDRSU
    0.06
    0.04
    0.11
    ns
    tESBDATACO1
    1.10
    1.36
    1.49
    ns
    tESBDATACO2
    2.08
    2.53
    2.83
    ns
    tESBDD
    2.60
    3.14
    3.55
    ns
    tPD
    1.50
    1.81
    2.05
    ns
    tPTERMSU
    0.88
    1.01
    1.18
    ns
    tPTERMCO
    1.12
    1.39
    1.12
    ns
    Table 85. EP20K300E fMAX Routing Delays
    Symbol
    -1
    -2
    -3
    Unit
    Min
    Max
    Min
    Max
    Min
    Max
    tF1-4
    0.24
    0.25
    ns
    tF5-20
    0.96
    1.11
    1.24
    ns
    tF20+
    3.51
    3.62
    3.72
    ns
    相關(guān)PDF資料
    PDF描述
    EP20K400FI672-2 Field Programmable Gate Array (FPGA)
    EP20K100QC240-3ES Boost + VON Slice + VCOM; Temperature Range: -40&deg;C to 85&deg;C; Package: 24-QFN T&amp;R
    EP20K100QI208-1 Boost + LDO + VON Slice + VCOM; Temperature Range: -40&deg;C to 85&deg;C; Package: 24-QFN T&amp;R
    EP20K100QI208-1ES 4-Channel Integrated LCD Supply; Temperature Range: -25&deg;C to 85&deg;C; Package: 36-QFN
    EP20K100QI208-2 Field Programmable Gate Array (FPGA)
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    EP20K400FI672-2 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)
    EP20K400FI672-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
    EP20K400FI672-2V 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 1664 Macros 502 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP20K400FI672-3 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)
    EP20K400FI672-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA