基于PC機(jī)與CPLD通信問(wèn)題的研究
基于DSP和CPLD技術(shù)的多路ADC系統(tǒng)的設(shè)計(jì)
用CPLD和Flash實(shí)現(xiàn)FPGA配置
一種基于CPLD的偽隨機(jī)序列發(fā)生器
PC機(jī)與CPLD通信問(wèn)題的研究
利用單片機(jī)實(shí)現(xiàn)CPLD的在系統(tǒng)編程
面向FPGA的EDA工具突破復(fù)雜性屏障
基于FPGA的MFSK調(diào)制電路設(shè)計(jì)與仿真
用CAM實(shí)現(xiàn)OC-48線速字符串匹配的FPGA設(shè)計(jì)
通過(guò)物理綜合與優(yōu)化提升設(shè)計(jì)性能
Xilinx公司日前推出其首款用于汽車(chē)設(shè)計(jì)中實(shí)現(xiàn)控制器局域網(wǎng)(CAN)的FPGA IP內(nèi)核can logICore。
Xilinx推出面向CAN的FPGA IP內(nèi)核
BP MICrosystems選用Actel以反熔絲為基礎(chǔ)的單芯片F(xiàn)PGA
汽車(chē)系統(tǒng)ASIC、ASSP和電磁兼容性(EMC)設(shè)計(jì)
綜合FPGAs、ASIC和ASSP優(yōu)勢(shì),Atmel打造科定制處理器
面對(duì)下一波消費(fèi)電子熱浪,軟件開(kāi)發(fā)環(huán)境該何去何從?
Altera首次實(shí)現(xiàn)對(duì)工業(yè)以太網(wǎng)協(xié)議的FPGA IP支持
FPGA技術(shù)在汽車(chē)電子中的應(yīng)用
ADI自動(dòng)測(cè)試設(shè)備解決方案
Atmel 推出1.8V CPLD系列產(chǎn)品
Synopsys 發(fā)布DFM新系列產(chǎn)品
Xilinx 推出新版本ISE 9.1i
Atmel推出低功耗1.8V CPLD系列產(chǎn)品ATF15xxBE
基于FPGA的UARTl6550的設(shè)
TI基于DaVinci技術(shù)的PMP解決方案
基于FPGA的RISC微處理器的設(shè)計(jì)與實(shí)現(xiàn)
基于FPGA的電子系統(tǒng)柔性設(shè)計(jì)
基于CPLD的USB下載電纜設(shè)計(jì)
ASIC設(shè)計(jì)中驗(yàn)證工具選擇實(shí)例
以Flash為基礎(chǔ)的FPGA實(shí)現(xiàn)高度安全設(shè)計(jì)
利用平臺(tái)FPGA器件進(jìn)行多媒體、視頻和圖像應(yīng)用設(shè)計(jì)
FPGA成為替代ASIC的最佳選擇
可編程單芯片系統(tǒng)的封裝問(wèn)題
標(biāo)準(zhǔn)單元ASIC/FPGA的權(quán)衡與結(jié)構(gòu)化ASIC
Axcelerator FPGA器件實(shí)現(xiàn)在工業(yè)溫度范圍內(nèi)工作
寬頻帶數(shù)字鎖相環(huán)的設(shè)計(jì)及基于FPGA的實(shí)現(xiàn)
在汽車(chē)娛樂(lè)電子中采用FPGA推動(dòng)的參考設(shè)計(jì)
設(shè)計(jì)工具是FPGA在SoC設(shè)計(jì)中繼續(xù)應(yīng)用的關(guān)鍵
基于VHDL語(yǔ)言的IP核驗(yàn)證
基于IP核的FPGA 設(shè)計(jì)方法
采用靈活的汽車(chē) FPGA 來(lái)提高片上系統(tǒng)級(jí)集成和降低物料成本
MATLAB 算法面向 FPGA 的浮點(diǎn)定點(diǎn)轉(zhuǎn)換
基于 FPGA 的 MPEG-4 編解碼器
使用 PlanAhead Design 工具提高設(shè)計(jì)性能
設(shè)計(jì)性能:物理綜合與優(yōu)化
面向FPGA的ESL工具
日本:NEC開(kāi)發(fā)成功1億門(mén)單元基LSI
IDE RAID控制器實(shí)現(xiàn)支持6通道功能
ACEX 1K系列CPLD配置方法探討
使用PLD的三相正弦波發(fā)生器
買(mǎi)賣(mài)網(wǎng)IC、IC技術(shù)資料、IC開(kāi)發(fā)技術(shù)
由北京輝創(chuàng)互動(dòng)信息技術(shù)有限公司獨(dú)家運(yùn)營(yíng)
粵ICP備14064281號(hào) 客服群:4031849 交流群:4031839 商務(wù)合作:QQ 775851086