參數(shù)資料
型號(hào): CY39200V208-181NTC
廠商: CYPRESS SEMICONDUCTOR CORP
元件分類: PLD
英文描述: CPLDs at FPGA Densities
中文描述: LOADABLE PLD, 8.5 ns, PQFP208
封裝: 28 X 28 MM, 0.50 MM PITCH, PLASTIC, EQFP-208
文件頁數(shù): 70/86頁
文件大小: 1212K
代理商: CY39200V208-181NTC
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 70 of 86
H7
H8
H9
H10
H11
[19]
H12
[19]
H13
H14
H15
H16
H17
H18
H19
H20
H21
H22
J1
J2
J3
J4
J5
J6
J7
J8
J9
J10
J11
J12
J13
J14
J15
J16
J17
J18
J19
J20
J21
J22
K1
K2
K3
K4
K5
K6
NC
IO7
IO7
IO7
IO7
IO6
IO6
IO6
TMS
IO5
IO5
IO5
IO5
IO5
IO5
NC
NC
NC
NC
NC
NC
V
CCIO0
IO/V
REF0
NC
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/V
REF5
V
CCIO5
V
CCJTAG
NC
NC
NC
NC
NC
IO0
NC
IO0
V
CC
V
CCIO0
IO0
IO7
IO7
IO7
IO7
IO6
IO6
IO6
TMS
IO5
IO5
IO5
IO5
IO5
IO5
NC
NC
NC
IO/V
REF0
IO0
V
CC
V
CCIO0
IO/V
REF0
IO0
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/V
REF5
V
CCIO5
V
CCJTAG
IO5
IO/V
REF5
NC
NC
NC
IO0
IO0
IO0
V
CC
V
CCIO0
IO0
IO7
IO7
IO7
IO7
IO6
IO6
IO6
TMS
IO5
IO5
IO5
IO5
IO5
IO5
IO5
IO/V
REF0
VCCIO0
IO/V
REF0
IO0
V
CC
V
CCIO0
IO/V
REF0
IO0
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/V
REF5
V
CCIO5
V
CCJTAG
IO5
IO/V
REF5
V
CCIO5
IO/V
REF5
IO0
IO0
IO0
IO0
V
CC
V
CCIO0
IO0
IO7
IO7
IO7
IO7
IO6
IO6
IO6
TMS
IO5
IO5
IO5
IO5
IO5
IO5
IO5
IO/V
REF0
VCCIO0
IO/V
REF0
IO0
V
CC
V
CCIO0
IO/V
REF0
IO0
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/V
REF5
V
CCIO5
V
CCJTAG
IO5
IO/V
REF5
V
CCIO5
IO/V
REF5
IO0
IO0
IO0
IO0
V
CC
V
CCIO0
Table 14. 484 FBGA Pin Table
(continued)
Pin
CY39050
CY39100
CY39165
CY39200
相關(guān)PDF資料
PDF描述
CY39200V208-181NTI CPLDs at FPGA Densities
CY39200V208-200BBC CPLDs at FPGA Densities
CY39200V208-200BBI CPLDs at FPGA Densities
CY39200V208-200BGC CPLDs at FPGA Densities
CY39200Z208-125MGI CPLDs at FPGA Densities
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CY39200V208-181NTI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V208-181NTXC 功能描述:IC CPLD 200K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時(shí)間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
CY39200V208-200BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V208-200BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V208-200BGC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities